当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

电子科技大学:《电子设计自动化技术》课程教学资源(讲义课件)用VHDL语言开发FPGA的完整流程

资源类别:文库,文档格式:PDF,文档页数:49,文件大小:862.32KB,团购合买
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
点击下载完整版文档(PDF)

esTc 设计中 用VHDL语言开发FPGA的完整流程 1文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常ⅥHDL文件保存为hd文件 2功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真) 3逻辑综合:将源文件调入逻辑综合软件进行综合,即把语言综 合成最简的布尔表达式。逻辑综合软件会生成edf(edf的 EDA工业标准文件。 4.布局布线:将edf文件调入PLD厂家提供的软件中进行布线, 即把设计好的逻辑安放到PLD/FPGA内。 5时序仿真:需要利用在布局布线中获得的精确参数,用仿真软 件验证电路的时序。(也叫后仿真) 6.编程下载:确认仿真无误后,将文件下载到芯片中

设计中心 用VHDL语言开发FPGA的完整流程 1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真) 3.逻辑综合:将源文件调入逻辑综合软件进行综合,即把语言综 合成最简的布尔表达式。逻辑综合软件会生成.edf(edif)的 EDA工业标准文件。 4.布局布线:将.edf文件调入PLD厂家提供的软件中进行布线, 即把设计好的逻辑安放到PLD/FPGA内。 5.时序仿真:需要利用在布局布线中获得的精确参数,用仿真软 件验证电路的时序。(也叫后仿真) 6.编程下载:确认仿真无误后,将文件下载到芯片中

esTc 设计中 Active-HDL Creating a Behavioral Design

设计中心 Active-HDL Creating a Behavioral Design

functional HDE FSM BDE A options sImulation Active-HDL4. 2 optIons post-synthesis reports synthesis options simulation optIons ? 口 timing eports implementation options simulation Foundation

设计中心 Active-HDL4.2 FPGA Express Foundation

New Design Wizard Specify additional information about the new Synthesis tool Synopsys FPGA Express D: \Synopsys \FPGA_Express\bin-win32i Implementation tool Xilinx Foundation Default Family: XC4000E Block Diagram HDL )图多分0 efault HIL Language:mL 〈上一步⑩)下一步0取消

设计中心

O Active-HDL 4.2 Chappy)- Design Flow Manager File Edit Search View Design Simulation Tools Help e,》x Design Browser op-Level selection functional Unsorted HDE FSM BDI optIoN simulation 香 happy Add New File M happy library ptions b? post-synthesis-+ reports synthesis options simulation reports implementation options sImulation design flow B Files F Stru.QRes./.g Console 7 NUM INS

设计中心

O Active-HDL 4.2 (happy)-e: \MY_HDLdesi gn happy\src\HEX2LEDwhd File Edit Search View Design Simulation Tools Help e+》x Design Browser.x10 library IEEE use IEEE std logic 1164.all; Top-Level selection 3 entity HEXZLED is [B happy 14 port Add New File 15 HEX: in sTD LOGIC VECTOR (3 downto 0); 自?Hx2 LED. vhd 16 LED: out STD LOGIC VECTOR (6 downto 0) 中口 functional 17 MM happy library 18 end HEX2LED: 19 20 --)) End of automatically maintained section 22 architecture HEX2LED of HEX2 LED is > 25 E hex 2led. hd o desi 15:30,2002年10月29日 Dease M3 UTI S6gcx31gxyr BFiles $St. GRe.9 Console Ready Ln 1. col 1

设计中心

esTc 设计中 FPGA Express

设计中心 FPGA Express

FRFPGA Express File View Help To begin designing with FPGA Express, create or open a project An FPGA Express project is defined by the EXP project file and a project folder 国国 Errors A Warner0M/ For Help, press F1

设计中心

ER FPGA Express-[studyl File Edit Synthesis Filters View Window Help ①学R|@息 invert To synthesize the design, select the top level design name from the drop down list Then choose the target FPGA device to synthesize a new design implementation Design Sources Chips 日 Sstudy +日WoRK KAE Errors Warnings A Messages For Help, press F1

设计中心

FPGA Express-[study] File Edit Synthesis Filters View Window Help ]D? src To synthesize the design,s Then choose the target FPGA文件()编辑g)查看)收藏)工具)帮助⑩) Design Sources 中后退,中国③搜乌文件夹④X2, 日 study 地址)□ 转到 +b invert.vhd and2. yhd and 3. vhd nd_2 d_3 d2 +band3.vhd src ± b tri_state.vhd +b dff.vhd 9个选定的项目。 +1 aaa. hd +b nor3.vhd 总计文件大小:4.313B design +b norwhd orT vhd invert full adder, yhd and 3 ± B invert_link.hd and2 full adder HCT175 nvert 选定9个对象 4313B巴我的电脑

设计中心

点击下载完整版文档(PDF)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共49页,可试读17页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有