点击切换搜索课件文库搜索结果(803)
文档格式:PDF 文档大小:258.63KB 文档页数:3
西安石油大学计算机学院:《数字逻辑 Digital Logic》精品课程教学资源(习题答案)第八章 脉冲单元电路
文档格式:PPT 文档大小:1.28MB 文档页数:56
8.1概述 8.2 555定时器及其应用 8.3集成单稳态触发器 8.4集成逻辑门构成的脉冲电路
文档格式:PPT 文档大小:1.44MB 文档页数:79
5.1基本RS触发器 5.2时钟控制的触发器 5.3集成触发器 5.4触发器的逻辑符号及时序图
文档格式:PDF 文档大小:17.11MB 文档页数:481
第1章 VLSI概论 第1部分 硅片逻辑 第2章 MOSFET逻辑设计 第3章 CMOS集成电路的物理结构 第4章 CMOS集成电路的制造 第5章 物理设计的基本要素 第2部分 从逻辑到电子电路 第6章 MOSFET的电气特性 第7章 CMOS逻辑门电子学分析 第8章 高速CMOS逻辑电路设计 第9章 CMOS逻辑电路的高级技术 第3部分 VLSI系统设计 第10章 用Verilog硬件描述语言描述系统 第11章 常用的VLSI系统部件 第12章 CMOS VLSI引运算电路 第13章 存储器与可编程逻辑 第14章 系统级物理设计 第15章 VLSI时钟和系统设计 第16章 VLSI电路的可靠性与测试
文档格式:PPT 文档大小:63KB 文档页数:20
第三章计算机的数制、编码 和逻辑代数及电路 3.1数制及转换 四种基本数制: 1、十进制 2、二进制 3、八进制 4、十六进制 四种进制之间的关系参见表3.1(P30)
文档格式:PPT 文档大小:3.34MB 文档页数:43
6.2.1 计数器的特点和分类 6.2.2 二进制计数器 6.2.3 十进计数器(8421BCD码) 6.2.4 N进制计数器
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PPT 文档大小:644KB 文档页数:70
1. 先看一个VHDL代码的例子 2. 简单代码结构:端口定义和电路逻辑表达 3. 代码文件命名 4. 进程(PROCESS) 5. VHDL代码中的:Port,Siganl,Variable 6. 学会简单VHDL设计的三板斧 7. VHDL与C 代码中的函数 的区别 ? 8. 操作符 & 数据类型 & 赋值语句 9. 逻辑分支语句:IF;CASE, 10. 循环语句(LOOP)
文档格式:PDF 文档大小:1.21MB 文档页数:88
本章纲要: 1.被动组件电路仿真与分析 2.RC电路仿真与分析 3.RLc电路仿真与分析 4.整流电路仿真与分析 5.LED电路仿真与分析 6.基本晶体管电路仿真与分析 7.无稳多谐振荡电路仿真与分析 8.高通电路模拟与分析 9.555电路仿真与分析 10.基本逻辑闸仿真与分析 11.正反器模拟与分析 12.4017模拟与分析
文档格式:PPT 文档大小:1.29MB 文档页数:66
第三章集成门电路与触发器 本章知识要点: 一、半导体器件的开关特性; 二、逻辑门电路的功能、外部特性及使用方法; 三、常用触发器的功能、触发方式与外部工作特性
首页上页7273747576777879下页末页
热门关键字
搜索一下,找到相关课件或文库资源 803 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有