综合搜索课件包文库(198)
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:DOC 文档大小:1.41MB 文档页数:7
一、是非题(对打“√”,错打“×”。每题2分,共10分) ()1.GAL不需要编程器就可写入 JEDEL文件。 ()2.具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序电路,称之模N计数器
文档格式:PDF 文档大小:13.8MB 文档页数:100
第一节 双稳态触发器 一、RS 触发器 三、D 触发器 二、JK 触发器 四、T 触发器 第二节 时序逻辑电路 一、数码寄存器 二、移位寄存器 三、二进制计数器 四、十进制计数器 第三节 脉冲的产生与整形 第四节 555定时器及其应用
文档格式:PPT 文档大小:1.14MB 文档页数:83
学习要点: •触发器的工作原理及逻辑功能 •寄存器、计数器的工作原理及构成 •555定时器的工作原理及其应用 •数模/模数转换器的组成和工作原理 11.1 双稳态触发器 11.2 寄存器 11.3 计数器 11.4 555定时器 11.6 数模和模数转换
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
文档格式:PPT 文档大小:437KB 文档页数:37
7.1概述 7.2CPU与外设数据传送的方式 7.3可编程计数器/定时器8253
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
文档格式:PPT 文档大小:692KB 文档页数:62
第一节 进位计数制 第二节 数制转换 第三节 带符号数的代码表示 第四节 数的定点表示与浮点表示 第五节 数码和字符的代码表示
文档格式:PPT 文档大小:1.26MB 文档页数:36
例12数字钟设计及显示 设计要求 1、具有时、分、秒,计数及数码管显示功能,以24小时循环计时。 2、具有清零,调节小时、分钟功能
首页上页678910111213下页末页
热门关键字
搜索一下,找到相关课件或文库资源 198 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有