当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《电子技术基础》课程教学资源:参考试卷(4)试卷

资源类别:文库,文档格式:DOC,文档页数:7,文件大小:1.41MB,团购合买
一、是非题(对打“√”,错打“×”。每题2分,共10分) ()1.GAL不需要编程器就可写入 JEDEL文件。 ()2.具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。
点击下载完整版文档(DOC)

参考试卷(4) 说明:中难度,覆盖第1~10章。 参考试卷(4) 是非题(对打“√”,错打“×”。每题2分,共10分) ()1.GAL不需要编程器就可写入JDEL文件。 ()2.具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序 电路,称之模N计数器。 ()3.译码器和数据选择器都属于组合逻辑电路,但后者可用作函数发生器, 而前者不能 ()4 IspPLD和FPGA都是高密度PLD ()5.组合逻辑电路的基本单元电路是门电路和触发器。 二、填空题(每空1分,共20分) 1.右图电路的输出为 2.右图为某函数的卡诺图 00011110 其最简与或式为 最简与非式为 3.右图中的CD= 4.某单稳态触发器在无外触发信号时输出为0态,B Y=AB 在外加触发信号时,输出跳变为1态,因此,D 其稳态为 态,暂稳态为 态 5.数制转换:(31)0 ),(1001001=( ) 6.右图中,当RDS=01时,Q= RD-Ro 当RDSD=11时,Q SD

参考试卷(4) -1- 参考试卷(4) 一、是非题 ( 对打“√”,错打“×”。每题 2 分,共 10 分) ( )1. GAL 不需要编程器就可写入 JEDEL 文件。 ( )2. 具有 N 个独立的状态,计满 N 个计数脉冲后,状态能进入循环的时序 电路,称之模 N 计数器。 ( )3. 译码器和数据选择器都属于组合逻辑电路,但后者可用作函数发生器, 而前者不能。 ( )4. ispPLD 和 FPGA 都是高密度 PLD 。 ( )5. 组合逻辑电路的基本单元电路是门电路和触发器。 二、填空题 ( 每空 1 分,共 20 分) 1. 右图电路的输出为 。 2. 右图为某函数的卡诺图, 其最简与或式为 , 最简与非式为 。 3. 右图中的 CD = 。 4. 某单稳态触发器在无外触发信号时输出为 0 态, 在外加触发信号时,输出跳变为 1 态,因此, 其稳态为 态,暂稳态为 态。 5. 数制转换:( 31 )10 = ( )2 ,( 1001001 )2 = ( )10。 6. 右图中,当 时,Q = , 当 时,Q = 说明:中难度,覆盖第 1 ~ 10 章。 RD SD =01 RD SD =11

参考试卷(4) 该触发器的约束条件为 7.CMOS门电路的闲置输入端不能 对于与门应当接到 电平, 对于或门应当接到 电平。 在工作时只能读出信息,而不能写入信息;而 在工作时可以 存入信息,也能读出信息 9. Intel2716 EPROM是8位存储器,它有2K字,因此,其存储容量为 KBit,其中1K 10.晶体三极管作为电子开关时,其工作状态必须为 状态或状态 三、单项选择题(每小题2分,共10分) ()1.右图中:已知发光二极管的正向压降UD=1.7V,参考工作电流D=10mA TIL门输出的高低电平分别为UoH=36V,UoL=0.3V,允许的灌电流和 拉电流分别为loL=15mA,oH=10mA。则电阻R应选择 (A)1009;(B)5109; (C)22k9 D)3009。 ()2.可用于总线结构进行分时传输的门电路是 (A)异或门:(B)同或门:(C)OC门:(D)三态门。 ()3.要将正弦波转换为同频率的方波,应采用 (A)DAC;(B)ADC:(C)施密特触发器;(D)J环触发器 ()4.图示为二输入逻辑门的输入A、B和输出Y的波形,则该逻辑门是 (A)与非门;(B)同或门; (C)异或门:(D)或非门。 B ()5.下列电路中,不属于时序逻辑电路的是

参考试卷(4) -2- 该触发器的约束条件为 。 7. CMOS 门电路的闲置输入端不能 ,对于与门应当接到 电平, 对于或门应当接到 电平。 8. 在工作时只能读出信息,而不能写入信息;而 在工作时可以 存入信息,也能读出信息。 9. Intel 2716 EPROM 是 8 位存储器,它有 2K 字,因此,其存储容量为 KBit ,其中 1K = 。 10. 晶体三极管作为电子开关时,其工作状态必须为 状态或 状态。 三、单项选择题 ( 每小题 2 分,共 10 分) ( )1. 右图中:已知发光二极管的正向压降 UD = 1.7V,参考工作电流 ID = 10mA, TTL 门输出的高低电平分别为 UOH = 3.6V,UOL = 0.3V,允许的灌电流和 拉电流分别为 IOL = 15mA,IOH = 10mA。则电阻 R 应选择 (A) 100 Ω; (B) 510 Ω; (C) 2.2 kΩ; (D) 300 Ω。 ( )2. 可用于总线结构进行分时传输的门电路是 (A) 异或门;(B) 同或门;(C) OC 门;(D) 三态门。 ( )3. 要将正弦波转换为同频率的方波,应采用 (A) DAC; (B) ADC; (C) 施密特触发器; (D) JK 触发器。 ( )4. 图示为二输入逻辑门的输入 A、B 和输出 Y 的波形,则该逻辑门是 (A) 与非门; (B) 同或门; (C) 异或门; (D) 或非门。 ( )5. 下列电路中,不属于时序逻辑电路的是 A B Y

参考试卷(4) (A)计数器;(B)移位寄存器;(C)译码器;(D顺序脉冲发生器。 四、试采用两种方案设计一个三位多数表决电路(无弃权)。 (1)用最少与非门;(2)用数据选择器。 (14分) 五、某编码器的真值表如下,试分析其工作情况 分) (1)是?/?线编码器? (2)编码信号高电平还是低电平有效? (3)编码信号K0~K7间有何约束条件?(4)当K5信号请求编码时,Y2Y1Y0 Ko K1 K2 K3 K4 Ks K6 &,Y2 Y1 Yo 100000000 010 00000 001 00000 000 00100 001100 0000 0010 000 0101 0000 0 0000 1111

参考试卷(4) -3- (A)计数器;(B)移位寄存器; (C)译码器; (D)顺序脉冲发生器。 四、试采用两种方案设计一个三位多数表决电路 ( 无弃权 ) 。 (1) 用最少与非门;(2) 用数据选择器。 ( 14 分) 五、某编码器的真值表如下,试分析其工作情况: ( 6 分) (1) 是?/?线编码器? (2) 编码信号高电平还是低电平有效? (3) 编码信号 K0 ~ K7 间有何约束条件?(4) 当 K5 信号请求编码时,Y2Y1Y0= ? Y2 Y1 Y0

参考试卷(4) (设未列出的输入组合不能出现) 六、已知CT74LS00的引脚图如下,试在图中作适当连接,以实现函数Y=AC+B (10分) 直流稳压电源 CT4LSOO 5输出12V输出 GND 七、求下图中Y的最简与或式。(8分) 74138 Y2 二进制码 Y3 输入端 使能端

参考试卷(4) -4- (设未列出的输入组合不能出现) 六、已知 CT74LS00 的引脚图如下,试在图中作适当连接,以实现函数 Y = AC + B 。 (10 分) 七、求下图中 Y 的最简与或式。 ( 8 分)

参考试卷(4) 八、画出下图中0的波形。(4分) 0Ⅴ dH555 ND 九、试分析下图电路的逻辑功能,并画出其状态转换图和工作波形 (设触发器的初态为零) (8分) FF J Cp d》C1 少C1 1K 1K

参考试卷(4) -5- 八、画出下图中 uO 的波形。(4 分) 九、 试分析下图电路的逻辑功能,并画出其状态转换图和工作波形。 (设触发器的初态为零) (8 分)

参考试卷(4) 十、试利用二进制计数器CT74LS161构成七进制计数器。要求写出设计过程,列出状 态转换表。 (12分) CT74LS161的功能表 ICRLDICTPCTTCPD D2DIDoo3o2o ool 1x000o 团团团 dadd do co=2Q2Qc ××××计数 ××××保持 1[1x0〖×区××××保持 0 cr o,QQ CTP CT74LS161 CR LD Do D, D, D

参考试卷(4) -6- 十、试利用二进制计数器 CT74LS161 构成七进制计数器。要求写出设计过程,列出状 态转换表。 ( 12 分) 1 1 × 0 × × × × × 保 持 0 1 1 0 × × × × × × 保 持 1 1 1 1 × × × × 计 数 1 0 × × d3 d2 d1 d0 d3 d2 d1 d0 0 × × × × × × × × 0 0 0 0 0 CR LD CTP CTT CP D3 D2 D1 D0 Q3 Q2Q1 Q0 CO 输 入 输 出 CT74LS161 的功能表 CO=Q3Q2Q1Q0

参考试卷(4)

参考试卷(4) -7-

点击下载完整版文档(DOC)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
已到末页,全文结束
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有