点击切换搜索课件文库搜索结果(990)
文档格式:PDF 文档大小:468.19KB 文档页数:5
通过对多值逻辑、绝热电路和三值触发器工作原理及结构的研究,提出一种新颖的三值绝热JKL触发器的设计方案.该方案首先以电路三要素理论为指导,推导出三值绝热JKL触发器的元件级函数式,采用不同阈值的MOS管实现相应的电路结构.然后结合三值绝热文字电路,应用三值绝热JKL触发器进一步设计绝热九进制异步计数器.最后,HSPICE模拟结果表明,所设计电路具有正确的逻辑功能,与传统三值JKL触发器和九进制异步计数器相比,节省能耗均在75%以上
文档格式:PDF 文档大小:17.11MB 文档页数:481
第1章 VLSI概论 第1部分 硅片逻辑 第2章 MOSFET逻辑设计 第3章 CMOS集成电路的物理结构 第4章 CMOS集成电路的制造 第5章 物理设计的基本要素 第2部分 从逻辑到电子电路 第6章 MOSFET的电气特性 第7章 CMOS逻辑门电子学分析 第8章 高速CMOS逻辑电路设计 第9章 CMOS逻辑电路的高级技术 第3部分 VLSI系统设计 第10章 用Verilog硬件描述语言描述系统 第11章 常用的VLSI系统部件 第12章 CMOS VLSI引运算电路 第13章 存储器与可编程逻辑 第14章 系统级物理设计 第15章 VLSI时钟和系统设计 第16章 VLSI电路的可靠性与测试
文档格式:PPTX 文档大小:116.08MB 文档页数:123
1. 双稳态触发器 2. 寄存器 3. 计数器 4. 时序逻辑电路的分析( 略) 5. 由555定时器组成的单稳态触发器和无稳态触发器
文档格式:PDF 文档大小:13.8MB 文档页数:100
第一节 双稳态触发器 一、RS 触发器 三、D 触发器 二、JK 触发器 四、T 触发器 第二节 时序逻辑电路 一、数码寄存器 二、移位寄存器 三、二进制计数器 四、十进制计数器 第三节 脉冲的产生与整形 第四节 555定时器及其应用
文档格式:PPTX 文档大小:169.51KB 文档页数:6
4.3.1 产生的竞争冒险的原因 4.3.2 消去竞争冒险的方法
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:DOC 文档大小:2.74MB 文档页数:4
一、填空题(每空1分,共20分) 1.11110,010002.4;3.2,上限阀值电压,下限阀值电压; 4.Qn+1=Qn+1=Qn+KQ;5.模数,数模;6.1,0; 7.时序逻辑电路,组合逻辑电路;8.高,并联使用; 9.与,或;10.只读,随机存取
文档格式:PPT 文档大小:2.31MB 文档页数:69
第10章触发器和时序逻辑电路 10.1触发器 10.2计数器 10.3寄存器 10.4脉冲信号的产生与波形变换
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:PPT 文档大小:2.68MB 文档页数:170
3.1触发器 3.2时序逻辑电路的分析与设计方法 3.3计数器 3.4寄存器 3.5顺序脉冲发生器 3.6随机存取存储器(roM)
首页上页9192939495969798下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有