点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:113KB 文档页数:8
1.数字逻辑电路分为组合电路与时序电路两类. 2.时序电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:1.56MB 文档页数:53
8.1 数字系统的基本模型 8.1.1 信息处理单元的构成 8.1.2 控制单元CU的构成 8.2 数字系统设计的描述工具 8.2.1 方框图 8.2.2 定时图 (时序图、时间关系图) 8.2.3 逻辑流程图 8.2.4 ASM图
文档格式:PPT 文档大小:1.69MB 文档页数:59
4.1.1 基本RS触发器 4.1.2 同步RS触发器 4.1.3 主从RS触发器 4.1.4 主从JK触发器 4.1.5 D触发器 4.1.6 T触发器 4.1.7 触发器逻辑功能的转换
文档格式:PPT 文档大小:1.14MB 文档页数:83
学习要点: •触发器的工作原理及逻辑功能 •寄存器、计数器的工作原理及构成 •555定时器的工作原理及其应用 •数模/模数转换器的组成和工作原理 11.1 双稳态触发器 11.2 寄存器 11.3 计数器 11.4 555定时器 11.6 数模和模数转换
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
文档格式:PDF 文档大小:1.21MB 文档页数:88
本章纲要: 1.被动组件电路仿真与分析 2.RC电路仿真与分析 3.RLc电路仿真与分析 4.整流电路仿真与分析 5.LED电路仿真与分析 6.基本晶体管电路仿真与分析 7.无稳多谐振荡电路仿真与分析 8.高通电路模拟与分析 9.555电路仿真与分析 10.基本逻辑闸仿真与分析 11.正反器模拟与分析 12.4017模拟与分析
文档格式:PPT 文档大小:826KB 文档页数:48
1.原理:在控制信号作用下,从多个输入中每次选中一个输出。因此又称多路开关(Multiplexer-MUX)。是计算机系统中使用最多的一类中规模器件
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
文档格式:PPT 文档大小:836KB 文档页数:64
第五章时序逻辑电路 5.1概述 5.2寄存器 5.3计数器的分析 5.4计数器的设计 5.5计数器的应用举例
首页上页9293949596979899下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有