点击切换搜索课件文库搜索结果(1101)
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:220KB 文档页数:17
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
文档格式:PPT 文档大小:1.59MB 文档页数:26
前面所分析的逻辑电路,基于输入/输出都是在稳定的逻辑电平下进 行的,没有考虑动态变化状态。实际上,输入信号有变化,或者某个变 量通过两条以上路经到达输出端。由于路经不同,到达的时间就有先有 后,这一现象叫做竞争
文档格式:PPT 文档大小:1.97MB 文档页数:67
本章讨论几种常用的时序模块,如计数器、寄存器、移位寄存器以及由它们组成的序列信号发生器等。 计数器可分为同步、异步两种;同步计数器的工作频率高,异步计数器电路简单。 移位寄存器分为左移、右移及双向。 第一节 计数器 一、四位二进制同步计数器 二、四位二进制可逆计数器 三、中规模异步计数器 第二节 寄存器 第三节 序列码发生器 第四节 序列码发生器 一、反馈型序列码发生器 二、计数器型序列码发生器 第五节 时序模块的应用
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:DOC 文档大小:1.56MB 文档页数:12
6.1.6 已知某时序电路的状态表如表题 6.1,6 所示,输人为 A,试画出它的状态图。如果 电路的初始状态在 b,输人信号 A 依次是 0、1、0、1、1、1、1,试求其相应的输出
文档格式:PDF 文档大小:1.34MB 文档页数:31
电子科技大学:《计算电磁学 Computational Electronmagentics》课程教学资源(课件讲稿,有限差分法)第6章 时域有限差分法 III 6.1 激励源技术 6.2 集总参数电路元件的模拟 6.3 数字信号处理技术 6.4 应用举例(I)
文档格式:PPT 文档大小:2.68MB 文档页数:170
3.1触发器 3.2时序逻辑电路的分析与设计方法 3.3计数器 3.4寄存器 3.5顺序脉冲发生器 3.6随机存取存储器(roM)
文档格式:PPT 文档大小:1.67MB 文档页数:135
2.1组合逻辑电路的分析与设计方法 2.2加法器 2.3数值比较器 2.4编码器 2.5译码器 2.6数据选择器 2.7数据分配器 2.8只读存储器(ROM) 2.9可编程逻辑器件(PLD)
文档格式:PDF 文档大小:29.82KB 文档页数:3
5.1 分析图题 5.1 所示时序电路的逻辑功能,假设电路初态为 000,如果在 CP 的 前六个脉冲内,D 端依次输入数据 1, 0, 1, 0, 0, 1,则电路输出在此六个脉冲 内是如何变化的?
首页上页9596979899100101102下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1101 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有