点击切换搜索课件文库搜索结果(183)
文档格式:PPT 文档大小:6.31MB 文档页数:213
3.1 逻辑电路设计文档标准 3.1.1 框图 3.1.2 门的符号标准 3.1.3 信号名和有效级 3.1.4 引端的有效级 3.1.5 引端有效级的变换 3.1.6 图面布局及总线 3.1.7 时间图 3.2 组合电路分析 3.2.1 穷举法 3.2.2 逻辑代数法 3.2.3 利用摩根定律分析 3.2.4 利用卡诺图 3.3 组合电路设计 3.3.1 根据逻辑问题的描述、写出逻辑表达式 3.3.2 逻辑电路的变换 3.4 组合电路中的竞争与险象 3.4.1 竞争现象 3.4.2 险象 3.4.3 险象的判别 3.4.4 险象的消除 3.5 常用MSI组合逻辑器件及应用 3.5.1 译码器 3.5.2 编码器 3.5.3 三态缓冲器 3.5.4 多路选择器 3.5.5 奇偶校验电路 3.5.6 比较器 3.5.7 加法器
文档格式:PPT 文档大小:826KB 文档页数:48
1.原理:在控制信号作用下,从多个输入中每次选中一个输出。因此又称多路开关(Multiplexer-MUX)。是计算机系统中使用最多的一类中规模器件
文档格式:PPT 文档大小:1.38MB 文档页数:24
寄存器是能暂时存放二进制代码的时序电路。在数字 系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存 器和移位寄存器
文档格式:PPT 文档大小:59KB 文档页数:11
课程性质 一、“数字电路与逻辑设计”是计算机各专业必修的一门重要技术基础课。 二、该课程在介绍有关数字系统基本知识、基本理论、及常用数字集成电路的基础上,重点讨论数字逻辑电路分析与设计的基本方法。从计算机的层次结构上讲,“数字逻辑”是深入了解计算机“内核”的一门最关键的基础课程
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:1.04MB 文档页数:11
⒈一些基本概念 ⒉主要内容 ⒊课程意义 ⒋学习本门课程应注意的问题 ⒌教材及参考书
文档格式:DOC 文档大小:122KB 文档页数:13
广东财经大学:信息学院《数字逻辑电路与系统设计》课程教学大纲
文档格式:PPT 文档大小:659.5KB 文档页数:34
本章首先介绍数字信号、数字技术和数字系统等基本概念,然后介绍计算机中各种进制数的表示方法,最后介绍逻辑代数的基本概念、公式和定理,逻辑函数的代数化简法和卡诺图化简法。逻辑代数是分析及设计数字电路的基本工具,逻辑函数化简是数字电路分析及设计的基础
文档格式:PPT 文档大小:606.5KB 文档页数:40
4.1概述 4.1.1时序逻辑电路的分类 4.1.2时序逻辑电路的分析 4.2常见的时序逻辑电路
文档格式:PPT 文档大小:189.5KB 文档页数:36
一、三种基本逻辑关系: 1.与逻辑: 2.或逻辑: 3.非逻辑:
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 183 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有