点击切换搜索课件文库搜索结果(534)
文档格式:PPT 文档大小:4.63MB 文档页数:59
1.1 About Digital Design(关于 “ 数字设计 ”) 1.2 Analog versus Digital(模拟与数字) 1.3 Digital Devices(数字器件) 1.4 Electronic Aspects of Digital Design(数字设计的电子技术) 1.5 Software Aspects of Digital Design(数字设计的软件技术) 1.6 Integrated Circuits(集成电路,IC) 1.7 Programmable Logic Devices(可编程逻辑器件)  Programmable Logic Array(PLA, 可编程逻辑阵列)  Programmable Array Logic (PAL, 可编程阵列逻辑)  Programmable Logic Device(PLD, 可编程逻辑器件)  Complex PLD (CPLD, 复杂可编程逻辑器件)  Field-Programmable Gate Array(FPGA, 现场可编程门阵列) Digital Logic Design and Application (数字逻辑设计及应用) 1.8 Application-Specific ICs[专用集成电路(ASIC)] 1.9 Printed-Circuit Boards(PCB, 印制电路板) 1.10 Digital Design Levels(数字设计层次)  Device Physics Level (器件物理层)  IC Manufacturing Process Level(IC 制造过程级)  Transistor Level (晶体管级)  Gates Structure Level (门电路结构级)  Logic Design Level (逻辑设计级)  Overall System Design(整体系统设计) Digital Logic Design and Application (数字逻辑设计及应用)
文档格式:PPT 文档大小:380.5KB 文档页数:18
第一章数字逻辑基础 第二章逻辑门电路 第三章组合逻辑电路 第四章时序逻辑电路引论 第五章时序逻辑电路的分析与设计 第六章存储器和可编程逻辑器件 第七章脉冲信号的产生与整形
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PPT 文档大小:1.56MB 文档页数:53
8.1 数字系统的基本模型 8.1.1 信息处理单元的构成 8.1.2 控制单元CU的构成 8.2 数字系统设计的描述工具 8.2.1 方框图 8.2.2 定时图 (时序图、时间关系图) 8.2.3 逻辑流程图 8.2.4 ASM图
文档格式:PPT 文档大小:751KB 文档页数:65
数字系统中使用的电路称为逻辑电路或数字电路。逻辑电路又可分为: 组合逻辑电路 输出仅由当前的输入状态决定 时序逻辑电路 输出由当前和过去的输入状态决定 由已知的电路来判断电路功能的过程称为分析;根据一定的要求,如需要实现的功能、应用的 环境等等 ,来确定电路的构成形式的过程称为设计或综合。本章介绍组合逻辑电路的分析、 设计。 组合逻辑电路不需要记忆元件,通常用逻辑门构成。 学习要求: 了解组合逻辑电路的特点 熟练掌握组合电路分析和设计的基本方法 了解竞争、冒险的概念 掌握消除冒险的基本方法
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:620.5KB 文档页数:38
11-1数字系统设计概述 11-2ASM图、MDS图以及ASM图至MDS图的转换 11-3数字密码引爆器系统设计 11-4数字系统设计实例
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:431KB 文档页数:24
3.9用中规模集成电路构成的组合逻辑电路的分析与设计 3.10 组合逻辑电路的竞争-冒险
12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 534 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有