当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

高等职业技术教育电子电工类系列教材:西安电子科技大学出版社《电子技术基础》课程教学资源(PPT课件讲稿)第9章 集成逻辑门电路

资源类别:文库,文档格式:PPT,文档页数:88,文件大小:920.5KB,团购合买
9.1 TTL与非门 9.2 其它集成门电路简介 9.3 CMOS门电路
点击下载完整版文档(PPT)

第9章集成遇辑门电路 第9章集成逻辑门电路 91TTL与非门 92其它集成门电路简介 93CMOS门电路 BACK

第9章 第9章 集成逻辑门电路 9.1 TTL与非门 9.2 其它集成门电路简介 9.3 CMOS门电路

第9章集成遇辑门电路 91TTL与非门 这种集成逻辑门的输入级和输出级都是由晶体管 构成,并实现与非功能,所以称为晶体管-晶体管逻辑 与非门,简称TIL与非门

第9章 9.1 TTL 这种集成逻辑门的输入级和输出级都是由晶体管 构成,并实现与非功能,所以称为晶体管—晶体管逻辑 与非门,简称TTL与非门

第9章集成遇辑门电路 911典型TTL与非门电路 1.电路组成 图91是典型TTL与非门电路,它由三部分组成: 输入级由多发射极管V和电阻R组成,完成与逻辑功能 中间级由V2、R2、R3组成,其作用是将输入级送来的 信号分成两个相位相反的信号来驱动V和V管;输出 V组成的复合管是的有源负载,完成逻辑上 级由V3、V4、V、R4和R3组成,其中V为反相管,V 非

第9章 9.1.1 典型TTL 1. 图9.1是典型TTL与非门电路,它由三部分组成: 输入级由多发射极管V1和电阻R1组成,完成与逻辑功能; 中间级由V2、R2、R3组成,其作用是将输入级送来的 信号分成两个相位相反的信号来驱动V3和V5管;输出 级由V3、V4、V5、R4和R5组成,其中V5为反相管,V3、 V4组成的复合管是V5 的有源负载,完成逻辑上的 “非”

第9章集成遇辑门电路 U CC R R 100g 7509 4 Y 2 B R R 360g 3 kQ 输入级 中间级 输出级 图91典型TTL与非门

第9章 360  R3 R5 V5 V4 V3 3 k R2 750  b1 b2 R1 3 k A B C V V2 1 R4 100  +UCC Y 输入级 中间级 输出级 图9.1 典型TTL与非门

第9章集成遇辑门电路 由于中间级提供了两个相位相反的信号,使V4、V 总处于一管导通而另一管截止的工作状态。这种形式 的输出电路称为“推拉式输出”电路

第9章 由于中间级提供了两个相位相反的信号,使V4、V5 总处于一管导通而另一管截止的工作状态。这种形式 的输出电路称为“推拉式输出”电路

第9章集成遇辑门电路 2.工作原理 1)当输入端有低电平时(U1=0.3V) 在图9.1所示电路中,假如,输入信号A为低电平, 即UA=0.3V,UB=UC=36V(A=0,B=C=1),则对应于 A端的V1管的发射结导通,V1管基极电压U1被钳位在 g1=U+UbeA=0.3+07=1V。该电压不足以使V管集电结 V2及V管导通,所以V2及Ⅴ管截止。由于V2管截止, Uc2约为5V。此时,输出电压U为: U。=Uomr~U2Ue-Uag=5-0.7-07=36V,即输入有低电平 时,输出为高电平

第9章 2.工作原理 1)当输入端有低电平时(UiL=0.3V) 在图9.1所示电路中,假如,输入信号A为低电平, 即UA =0.3V,UB =UC =3.6V(A=0,B=C=1),则对应于 A端的V1管的发射结导通,V1管基极电压UB1被钳位在 UB1 =UA+UbeA=0.3+0.7=1V。该电压不足以使V1管集电结、 V2及V5管导通,所以V2及V5管截止。由于V2管截止, UC2约为5V。此时,输出电压Uo为: Uo =UoH≈UC2 -Ube3 -Ube4 =5-0.7-0.7=3.6V,即输入有低电平 时,输出为高电平

第9章集成遇辑门电路 2)当输入端全为高电平时(Um=36V) 假如,输入信号A=B=C=1, 即:UA=UB=UC=36V,V1管的基极电位升高,使V2及 V管导通,这时V管的基极电压钳位在 Cb1=Ube+Uhe+Ubes=0.7+0.7+0.7=2.1V。 于是V1的三个发射结均反偏截止,电源Uc经过R?1、V1 的集电结向V2、Ⅴs提供基流,使Ⅴ2、Ⅴs管饱和,输出 电压U为U=Uo=UCs5=0.3V,故输入全为高电平时, 输出为低电平

第9章 2)当输入端全为高电平时(UiH=3.6V) 假如,输入信号A=B=C=1, 即:UA =UB =UC =3.6V,V1管的基极电位升高,使V2及 V5管导通,这时V1管的基极电压钳位在 Ub1 =Ubc1+Ube2+Ube5 =0.7+0.7+0.7=2.1V。 于是V1的三个发射结均反偏截止,电源UCC经过R1、V1 的集电结向V2、V5提供基流,使V2、V5管饱和,输出 电压Uo为Uo =UoL =UCES5 =0.3V,故输入全为高电平时, 输出为低电平

第9章集成遇辑门电路 由以上分析可知,当电路输入有低电平时,输出 为高电平;而输入全为高电平时,输出为低电平。电 路的输出和输入之间符合与非逻辑,即Y=ABC

第9章 由以上分析可知,当电路输入有低电平时,输出 为高电平;而输入全为高电平时,输出为低电平。电 路的输出和输入之间符合与非逻辑,即  = ABC

第9章集成遇辑门电路 912TTL与非门的特性与主要参数 1.电压传输特性及主要参数 )电压传输特性 电压传输特性是指与非门输出电压随输入电压v 变化的关系曲线。图92(a)、(b)分别为电压传输特性的 测试电路和电压传输特性曲线

第9章 9.1.2 TTL 1. 1) 电压传输特性是指与非门输出电压uo随输入电压ui 变化的关系曲线。图9.2(a)、(b)分别为电压传输特性的 测试电路和电压传输特性曲线

第9章集成遇辑门电路 R B 11 图92TIL与非门的电压传输特性 (a)测试电路; (b)电压传输特性

第9章 V V ui uo A B C R +UCC & (a) 图9.2 TTL与非门的电压传输特性 (a)测试电路; (b)电压传输特性

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共88页,可试读20页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有