当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

广东工业大学:《单片机原理与应用 Principles and Application of Microcontroller》课程教学资源(PPT课件讲稿)第5章 单片机应用系统的扩展

资源类别:文库,文档格式:PPT,文档页数:35,文件大小:1.07MB,团购合买
5.1单片机扩展的基本概念 5.2存储器的扩展 5.2I/O接口扩展电路设计
点击下载完整版文档(PPT)

章单片机应用系统的力展 51单片机扩展的基本概念 52存储器的扩展 52I/O接口扩展电路设计

第5章 单片机应用系统的扩展 5.1 单片机扩展的基本概念 5.2 存储器的扩展 5.2 I/O接口扩展电路设计

51单片机扩展的基本 单片机最小系统 使单片机能运行的最少器件构成的系统,就是最小系统 无ROM芯片:8031必须扩展ROM,复位、晶振电路有 ROM芯片:89c51等,不必扩展ROM,只要有复位、晶振电路 ■■■口■8 ALEJP EA/Vp

5.1 单片机扩展的基本 一、单片机最小系统 使单片机能运行的最少器件构成的系统,就是最小系统。 无ROM芯片:8031 必须扩展ROM,复位、晶振电路有 ROM芯片:89c51等,不必扩展ROM,只要有复位、晶振电路

扩展使用的三总线 地址总线:PO一低8位 P2一高8位 数据总线:P0 控制总线:RD、WR、ALE PSEN (读、写、地址锁存允许、外程序存储器读选通)

二、扩展使用的三总线 地址总线:P0-低8位 P2-高8位 数据总线:P0 控制总线:RD、WR、 ALE、 PSEN (读、 写、地址锁存允许、 外程序存储器读选通)

52存储器的扩展 随机读写存储器RAM的扩展 数据存储器一般采用RAM芯片,这种存储器在电源 关断后,存储的数据将全部丢失。 RAM器件有两大类: 动态RAM(DRAM),一般容量较大,易受干扰 使用略复杂。 静态RAM(SRAM),在工业现场常使用SRAM

5.2 存储器的扩展 一、随机读写存储器RAM的扩展 数据存储器一般采用RAM芯片,这种存储器在电源 关断后,存储的数据将全部丢失。 RAM器件有两大类: 动态RAM(DRAM),一般容量较大,易受干扰, 使用略复杂。 静态RAM(SRAM),在工业现场常使用SRAM

1.SRAM的引脚 型号:6264前两位数62,表示SRAM后两位64÷8=8k字 节容量 62128有128÷8-16k字节容量 62256有256÷8-32k字节容量 1 匚28 27 09876 DO Al DI 26 A2 l3数 15据 25 地 16总 匚24 D4 总 D5 17线 □2 18 线 A6 D6 A7 匚22 D7 匚2 匚20 A10 All □19 A12 ■18 控 ■17 制27 总26 WE □3 线 C □4 6264逻辑图 6264引脚图

1. SRAM的引脚 6264 逻辑图 6264 引脚图 型号:6264 前两位数62, 表示SRAM 后两位64÷8=8k字 节容量 62128 有128÷8=16k 字节容量 62256 有256÷8=32k 字节容量

2.RAM存储器的连接 存储器与微型机三总线的连接: 1)数据线D~n DB 0~n 0 1 连接数据总线DBo~n 2)地址线A0N ABO-N AB 连接地址总线低位AB0N° N+x > CS 3)片选线CS R/W R/W 连接地址总线高位ABNx 微型机 存储器 4)读写线OE、WE(RW) 连接读写控制线RD、WR

2. RAM存储器的连接 DB 0 ~ n AB 0 ~ N D 0 ~ n A 0 ~ N ABN+x CS R/ W R/ W 微型机 存储器 存储器与微型机三总线的连接: 1)数据线 D 0 ~ n 连接数据总线 DB 0 ~ n 2)地址线 A0 ~ N 连接地址总线低位AB 0 ~ N 。 3)片选线 CS 连接地址总线高位ABN+x 。 4) 读写线OE 、WE(R/W) 连接读写控制线RD 、WR

P 40F PI AAAAAAA s43 P 39 地 38 PI PPPPEPPPP A,址 PI vPPPP 36 P 用户 P 35{P o 8751 Pa6 P 锁 A 线 875134P.sI/O 8031 A bHP PPPPP 存 .A,(AB) RST/VPD-9 32 A RXD、P, 1 Pa TXD、P3 OF ALE/PROG P3,I NTa、P32-12 29一PSEN ALE G INT!、P3 DY TO、P 控 D 数 制 P 据 WR,P3-16 PPPPPPPP PSEN 总 RD、P7=17 24 线 D线 XTAL 18 EA (CB XTALI-19 Ale 21 RESET °+5

3.地址锁存器的原理 8D锁存器 三态门 ID 1Q 2D 2Q OUT BD 3Q 4D 40 SD 50 6D 6Q 7D 7Q 8Q O=D D锁存Q中 OE D变代时Q不随之变化 (Q?=D)

3. 地址锁存器的原理

地址锁存器芯片 74LS373 74LS573 74LS273 347 Q2 3478 3456 98765 56789 569 D7 G 8D 80 CLR 74LS373与74LS573只是引脚布置的不同。 74LS273的11脚G逻辑与以上相反

地址锁存器芯片 74LS373与74LS573只是引脚布置的不同。 74LS273的11脚G逻辑与以上相反

ADgn 单片机复用总线结构 0~7 数据与地址分时共用 ADo-7K Di QiKyA0-7 组总线。 ALE 地址 锁存器 R/W R 单片机 存储器 ALE 锁地 锁地 存址 存址 AD 地址 数据 地址 数据 0~nL输出」 有效 输出 有效 人采数 样据 个采数 样据 R/W

单片机复用总线结构, 数据与地址分时共用一 组总线。 ALE 地 址 锁 存 地 址 锁 存 地址 输出 数据 有效 地址 输出 数据 有效 AD0~n 数 据 采 样 数 据 采 样 R/W 单片机 AD0~7 ALE R/W D0~7 A0~7 R/W 存储器 Di Qi G 地址 锁存器 AD8~n A8~n

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共35页,可试读12页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有