点击切换搜索课件文库搜索结果(186)
文档格式:PDF 文档大小:32.85KB 文档页数:5
一、实验目的 1.掌握中规模 4 位双向移位寄存器逻辑功能及使用方法。 2.熟悉移位寄存器的应用:实现数据的串行、并行转换和构成环形计数器
文档格式:PDF 文档大小:73.01KB 文档页数:6
一、实验目的 1.掌握中规模集成译码器、数据选择器的逻辑功能和使用方法。 2.了解译码器的应用。 3.学习用数据选择器构成组合逻辑电路的方法
文档格式:PPT 文档大小:3.61MB 文档页数:63
本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点,以及逻辑功能的描述方法; 2.同步时序逻辑电路的分析方法和设计方法; 3.常用的中规模集成时序逻辑电路器件的应用。 第一节 概述 第二节 同步时序电路的分析方法 第三节 若干常用时序逻辑电路 第四节 同步时序逻辑电路的设计方法
文档格式:PDF 文档大小:91.47KB 文档页数:6
一、实验目的 1.熟悉 555 型集成时基电路结构、工作原理及其特点。 2.掌握 555 型集成时基电路的基本应用
文档格式:PDF 文档大小:36.43KB 文档页数:4
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:PPT 文档大小:1.09MB 文档页数:77
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:PPT 文档大小:1.86MB 文档页数:27
一、实验目的: 1 掌握组合逻辑电路的设计及调试方法 2 了解用标准与非门实现逻辑电路的变换方法及技巧
文档格式:PPT 文档大小:574KB 文档页数:54
学习要点: •熟悉常用ROM的内部结构和使用方法 •熟悉常用RAM的内部结构和使用方法 •掌握存储器容量的扩展方法(字、位) •了解可编程逻辑器件:PLD、PAL、GAL 10.1 半导体存储器 10.1.1 只读存储器(ROM) 10.1.2 随机存储器(RAM) 10.1.3 存储器容量的扩展 10.2 可编程逻辑器件 10.2.1 PLD的电路表示法 10.2.2 可编程阵列逻辑器件PAL 10.2.3 通用阵列逻辑器件GAL
首页上页7891011121314下页末页
热门关键字
搜索一下,找到相关课件或文库资源 186 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有