点击切换搜索课件文库搜索结果(202)
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PDF 文档大小:7.8MB 文档页数:27
信阳师范大学:《电工电子》课程教学资源(实验讲义,打印版)多功能数字钟电路设计《数字电子技术》课程设计指导
文档格式:PPT 文档大小:277KB 文档页数:16
例:设计一序列信号发生器,产生序列1010010100 序列信号发生器就是用来产生序列电位和序列脉 冲的逻辑部件。按其结构来分,序列信号发生器可分 为计数型和移位型两种 计数型序列信号发生器由计数器和组合电路来构 成。计数器相当于组合电路的输入源,决定序列信号 的长度,组合电路则在这个输入源的作用下产生序列 信号。这时,计数器的输出可以供给几个组合电路, 产生几种长度相同但是序列内容不同的序列信号。 计数型序列信号发生器的设计方法 1、根据序列长度M确定触发器位数k,2k1
文档格式:PDF 文档大小:1.13MB 文档页数:33
4.1 概述 4.2 组合逻辑电路的分析方法 4.3 组合逻辑电路的基本设计方法 4.4 若干常用的组合逻辑电路模块 4.5 层次化和模块化的设计方法 4.6 可编程逻辑器件 4.7 硬件描述语言 4.8 用可编程通用模块设计组合逻辑电路 4.9 组合逻辑电路中的竞争-冒险
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PDF 文档大小:477.12KB 文档页数:11
北京大学:《数字逻辑电路 Digital Circuits》课程授课电子教案_第五章 时序电路分析与设计(一)同步时序电路设计原理、同步电路故障与亚稳定性
文档格式:PPT 文档大小:3.92MB 文档页数:137
一、以《数字电路》为基础:学习了数字电路的基本设计方法。 二、《可编程逻辑器件》:面向实际工程应用,紧跟技术发展,掌握数字系统新的设计方法
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:1.54MB 文档页数:149
学习要求: 了解时序电路的基本结构、分类和常用的描述方法 熟悉各种触发器的功能和使用 熟练掌握同步时序电路分析和设计的基本方法 熟悉状态图的建立,状态简化和状态分配的各个重要 环节 时序逻辑电路模型 同步时序逻辑电路的结构 同步时序逻辑电路的描述 状态表和状态图 触发器 基本 R - S 触发器 时钟控制 R - S 触发器 D 触发器 J - K 触发器 T 触发器 同步时序逻辑电路分析 同步时序逻辑电路设计 同步时序逻辑电路的分析方法 同步时序逻辑电路的设计 同步时序逻辑电路设计举例 建立原始状态图 状态简化 状态编码 ( 状态分配 ) 确定激励函数和输出函数 画出逻辑电路图
文档格式:PPT 文档大小:284KB 文档页数:11
用SSI设计组合逻辑电路的实例1 设计一个监测信号灯工作状态的逻辑电路。每一组信号灯由红、黄、 绿三盏灯组成,共有三种正常工作状态:红、绿或黄加绿灯亮;
首页上页89101112131415下页末页
热门关键字
搜索一下,找到相关课件或文库资源 202 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有