点击切换搜索课件文库搜索结果(487)
文档格式:PDF 文档大小:698.78KB 文档页数:37
数字集成电路是用来专门处理数字信号的,各种逻辑门、触发器、存储器等 电路都是数字集成电路。通常,数字信号是二进制信号。数字电路的工作特点是: 电路输出的二进制信号与输入二进制信号有一定的逻辑关系,这个逻辑关系就称 为电路的逻辑函数。 在正常的电压工作范围内,数字信号电压的幅度是被量化了的:某一电压范 围代表二进制状态中的一个状态,另一电压范围则代表了另一个状态。这两个范 围之间是不确定范围,不确定范围应尽可能小,这就使电路完全工作在非线性状 态,如图 3-1 所示
文档格式:PDF 文档大小:2.19MB 文档页数:159
第一篇 系统介绍. 1 第一章 系统概述. 1 第二章 通用电路简介. 2 第三章 实验区简介. 7 第二篇 基础型实验. 8 实验一 晶体管开关特性、限幅器与箝位器 . 8 实验二 门电路电参数的测试 . 13 实验三 CMOS 门电路测试 . 24 实验四 门电路逻辑功能及测试 . 28 实验五 组合逻辑电路(半加器全加器及逻辑运算) . 33 实验六 触发器(一)R-S,D,J-K . 38 实验七 触发器(二)三态输出触发器及锁存器 . 43 实验八 时序电路测试及研究 . 47 第三篇 综合型实验. 79 综合实验一 智力竞赛抢答器电路 . 79 综合实验二 电子秒表. 82 综合实验三 2 1 3 位直流数字电压表. 87 附录 CC7107A/D 转换器组成的 2 位直流数字电压表. 93 综合实验四 数字频率计. 96 综合实验五 拔河游戏机. 103 综合实验六 随机存取存储器 2114A 及其应用. 108 第四篇 设计型实验. 120 课题一 8 路抢答器电路设计 . 120 课题二 数字电子钟设计 . 124 课题四 汽车尾灯控制电路 . 137 课题五 篮球竞赛 30s 计时器. 141 第五篇 附录. 144
文档格式:PPT 文档大小:598KB 文档页数:47
同步时序逻辑电路采用时钟脉冲对电路进行控制,由时钟脉冲决定 电路状态的转换。 异步时序逻辑电路不采用时钟脉冲控制,电路状态改变仅受输入信 号的控制。可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路
文档格式:PPT 文档大小:903KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部 分构成。 按触发脉冲输入方式的不同,时序电路可 分为同步时序电路和异步时序电路。同步 时序电路是指各触发器状态的变化受同一 个时钟脉冲控制;而在异步时序电路中, 各触发器状态的变化不受同一个时钟脉冲 控制
文档格式:PPT 文档大小:1MB 文档页数:73
第六章异步时序逻辑电路 异步时序逻辑电路中没有统一的时钟脉冲信号,电路状态的改变是外部输入信号变化直接作用的结果。 根据电路结构和输入信号形式的不同,异步时序逻辑电 路可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路两 种类型。 两类电路均有 MealyMoore型和型两种结构模型
文档格式:PDF 文档大小:2.79MB 文档页数:63
6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:DOC 文档大小:142.51KB 文档页数:3
《数字电路与逻辑设计》课程实验指导(数字电路实验)实验三 组合逻辑电路的设计(一)
文档格式:DOC 文档大小:176.5KB 文档页数:2
《数字电路与逻辑设计》课程实验指导(数字电路实验)实验四 组合逻辑电路的设计(二)
文档格式:DOC 文档大小:176.5KB 文档页数:2
《数字电路与逻辑设计》课程实验指导(数字电路实验)实验四 组合逻辑电路的设计(二)
首页上页1011121314151617下页末页
热门关键字
搜索一下,找到相关课件或文库资源 487 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有