点击切换搜索课件文库搜索结果(65)
文档格式:PDF 文档大小:143.86KB 文档页数:5
第7章数据流模型化 本章讲述 Verilog HDL语言中连续赋值的特征。连续赋值用于数据流行为建模:相反,过 程赋值用于(下章的主题)顺序行为建模。组合逻辑电路的行为最好使用连续赋值语句建模
文档格式:PPT 文档大小:453.5KB 文档页数:45
Efficacy.The Power to Reach Target Key Factor: Differentiators. LDL Reduction TG HDL LDL/HDL Ratio The Lipid Triad
文档格式:PDF 文档大小:314.69KB 文档页数:10
第5章门电平模型化 本章讲述 Verilog HDL为门级电路建模的能力,包括可以使用的内置基本门和如何使用它 们来进行硬件描述
文档格式:PDF 文档大小:362.63KB 文档页数:14
第3章 Verilog语言要素 本章介绍 Verilog HDL的基本要素,包括标识符、注释、数值、编译程序指令、系统任务 和系统函数。另外,本章还介绍了 Verilog硬件描述语言中的两种数据类型
文档格式:PDF 文档大小:85.68KB 文档页数:3
本章介绍 Verilog HDL语言的发展历史和它的主要能力
文档格式:PDF 文档大小:614.06KB 文档页数:27
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:862.32KB 文档页数:49
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:365.2KB 文档页数:8
综合工具将 HDL 程序转换为 EDA 工具可以识别的形式,对应 为具体的电路结构形式;在采用 PLD 进行设计时,综合工具 可以将设计映射到具体的 CPLD 或 FPGA 器件上,对应得到与 器件相关的技术实现方式;
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
上页1234567下页
热门关键字
搜索一下,找到相关课件或文库资源 65 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有