点击切换搜索课件文库搜索结果(272)
文档格式:PPTX 文档大小:563.79KB 文档页数:44
3.1 概 述 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.4 加 法 器 3.5 数值比较器 3.6 编 码 器 3.7 译 码 器 3.8 数据选择器 3.9 数据分配器 3.10 奇偶检测电路 3.11 用中规模集成电路设计一般组合电路 3.12 组合电路中的竞争冒险
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PDF 文档大小:164.85KB 文档页数:21
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
文档格式:PPT 文档大小:3.71MB 文档页数:134
基本要求:理解逻辑代数的基本逻辑运算,懂得在数字电子技术中数学运算是用逻辑运算实现的;掌握逻辑运算规则、逻辑函数的表示、逻辑函数的标准表达式、卡诺图化简等基本理论;懂得从电子技术角度,逻辑运算通过电路实现;初步理解逻辑门电路的基础概念及其接口特性;掌握利用逻辑代数知识分析组合逻辑电路的一般过程及其方法;了解用逻辑门电路设计组合逻辑电路的一般过程;掌握译码器、编码器、数据选择器等常用中规模组合逻辑电路芯片的逻辑功能及其特点;掌握利用译码器、数据选择器实现组合逻辑电路的一般过程及其应用方法
文档格式:PPT 文档大小:703.5KB 文档页数:60
6.1 反馈的基本概念及判断方法 6.2 负反馈放大电路的四种组态 6.3 负反馈放大电路的方块图及一般表达式 6.4 深度负反馈放大电路放大倍数的分析 6.5 负反馈对放大电路性能的影响 6.6 负反馈放大电路的稳定性 6.7 放大电路中其它形式的反馈
文档格式:PPT 文档大小:2.89MB 文档页数:78
组合逻辑门电路在教材中所讲的内容比较简单,其解题的过程不太明确,但在实际的分析中题型多种多样,其难度也远远超过了教材的难度。本章逻辑函数几种表达形式之间的相互转化是逻辑电路分析的重点;逻辑电路功能的表述逻辑电路分析的难点。 ❖ 4.1 概述 ❖ 4.2 组合逻辑电路的分析与设计 ❖ 4.3 常用组合逻辑电路 ❖ 4.4 用PLD实现组合电路 ❖ 4.5 组合逻辑电路的竞争与冒险
文档格式:PDF 文档大小:602.43KB 文档页数:5
1.学习电子电路实验中常用的电子仪器一示波器(DS5022M)、函数信号发生器(YB1600)、在流稳压电源、交流毫伏表(YB2172)、频率计等的主要技术指标、性能及正确使用方法。2.学会用常用电子仪器测量放大器的基本参数(输入电阻、输出电阻、放大倍数)。3.学会用示波器观察放大器的输入、输出波形,并分析失真情况
文档格式:PPT 文档大小:3.61MB 文档页数:63
本章的重点: 1.时序逻辑电路在电路结构和逻辑功能上的特点,以及逻辑功能的描述方法; 2.同步时序逻辑电路的分析方法和设计方法; 3.常用的中规模集成时序逻辑电路器件的应用。 第一节 概述 第二节 同步时序电路的分析方法 第三节 若干常用时序逻辑电路 第四节 同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:735.5KB 文档页数:49
4.1 编码器 4.2 译码器 4.3 数据选择器 4.4 半加器与全加器 4.5 集成组合电路的扩展
文档格式:PPT 文档大小:1.43MB 文档页数:66
6.1 基本运算电路 6.2 实际运放电路的误差分析 6.3 对数和反对数运算电路 *6.4 模拟乘法器 6.5 有源滤波电路 *6.6 开关电容滤波器
首页上页1718192021222324下页末页
热门关键字
搜索一下,找到相关课件或文库资源 272 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有