综合搜索课件包文库(740)
文档格式:PPT 文档大小:1.38MB 文档页数:24
寄存器是能暂时存放二进制代码的时序电路。在数字 系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存 器和移位寄存器
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PPT 文档大小:981.5KB 文档页数:57
几常用的组合逻辑组件,编码器,所谓编码就是赋予选定的一系列二进制代码以 固定的含义。 普通编码器 杰进制编码器的作用:将一系列信号状态编制成 二进制代码。 n个二进制代码(n位二进制数)有2种
文档格式:PPT 文档大小:650KB 文档页数:49
能够存储一位二进制数字信号的逻辑电路称为触发器(Fip-Fop,简称FF)
文档格式:DOC 文档大小:322.5KB 文档页数:23
上一章介绍了组合逻辑电路的分析与设计方法。随着微电子技术的发展,现在许多常 用的组合逻辑电路都有现成的集成模块,不需要我们用门电路设计。本章将介绍编码器 译码器、数据选择器、数值比较器、加法器等常用组合逻辑集成器件,重点分析这些器件 的逻辑功能、实现原理及应用方法
文档格式:PPT 文档大小:2.31MB 文档页数:69
第10章触发器和时序逻辑电路 10.1触发器 10.2计数器 10.3寄存器 10.4脉冲信号的产生与波形变换
文档格式:PDF 文档大小:71.62KB 文档页数:6
这章的习题可以分为两种类型:一类是用 Verilog hDl语言描述一个逻辑 电路;另一类是根据 Verilog HDl谙言的描述画出相应的逻辑电路图 用 Verilog HDL语言描述一个逻辑电路 解题方法和步骤:
文档格式:PPT 文档大小:841KB 文档页数:25
◆根据逻辑功能的不同特点,常把数字电路分成组合逻辑电路(简称组合电路)和时序逻辑电路(简称时序电路)两大类。 ◆组合电路逻辑功能表示方法:通常有逻辑函数表达式、真值表(或功能表)、逻辑图、卡诺图、波形图等五种
文档格式:PPT 文档大小:8.69MB 文档页数:347
第一章 绪论 第二章 逻辑代数基础 第三章 逻辑门电路 第四章 集成触发器 第五章 脉冲信号的产生与整形 第六章 组合逻辑电路 第七章 时序逻辑电路 第八章 数模和模数转换器 第九章 半导体存储器
文档格式:PPT 文档大小:1.04MB 文档页数:97
1.1 数制与BCD码 1.1.1 常用数制 1.1.2 几种简单的编码 1.2 逻辑代数基础 1.2.1 基本逻辑运算 1.2.2 复合逻辑运算 1.2.3 逻辑电平及正、负逻辑 1.2.6 逻辑函数的化简 1.2.5 逻辑函数的标准形式 1.2.4 基本定律和规则
首页上页1718192021222324下页末页
热门关键字
搜索一下,找到相关课件或文库资源 740 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有