综合搜索课件包文库(398)
文档格式:PDF 文档大小:1.23MB 文档页数:46
实验一 集成逻辑门电路 .3 实验二 数字集成电路接口实验 .7 实验三 加法器和译码显示电路 .10 实验四 触发器.15 实验五 数据选择器 .20 实验六 计数器.26 实验七 移位寄存器 .33 实验八 脉冲信号发生器 .38 实验九 555 定时器及应用 .40 实验十 增益自动切换的电压放大电路.44
文档格式:PPT 文档大小:1.33MB 文档页数:65
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:71.5KB 文档页数:3
一、逻辑代数基础 二、组合逻辑电路 三、常用集成时序逻辑器件及应用 四、脉冲波形的产生与变换 五、存储器和可编程逻辑器件 六、集成逻辑门 七、触发器 八、时序逻辑电路 九、用VHDL进行数字系统设计
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:5.58MB 文档页数:76
目的与要求:1、了解PLD的基本特征、分类、每种类型的特点及发展概况;2、掌握PLD的电路表示法;3、理解PLD实现各种逻辑功能电路的基本原理;重点与难点:1、PLD器件实现各种逻辑功能电路的基本原理;2、可编程逻辑器件的设计过程;
文档格式:PPT 文档大小:11.16MB 文档页数:72
6.1 概述 6.2 时序逻辑电路的分析 6.3 寄存器、移位寄存器
文档格式:PPT 文档大小:611.5KB 文档页数:17
本章首先介绍时序逻辑电路的特点、功能描述方法和一般分析方法;然后通过实例进一步论述基本分析方法和一些典型时序逻辑电路的组成、工作原理和特点
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:506KB 文档页数:40
时序电路由组合电路和存储电路组成。其输出不仅取决于当时的输 入,还与过去的状态有关
首页上页2223242526272829下页末页
热门关键字
搜索一下,找到相关课件或文库资源 398 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有