点击切换搜索课件文库搜索结果(330)
文档格式:PPT 文档大小:1.33MB 文档页数:38
前面说过,组合逻辑电路的输出只与 输入有关,时序逻辑电路的输出既与当前 的输入有关,又与以前的历史状态有关。 那么以前的状态在哪里保存? 存在触发器里面,触发器是逻辑电路的基 本记忆单元。 本章学习有关触发器的知识,主要是 基本触发器、D、R-S和J-K触发器
文档格式:DOC 文档大小:155.5KB 文档页数:4
1.以下表达式中符合逻辑运算法则的是 B.1+1=10 C.0<1 D.A+1 2.逻辑变量的取值1和0可以表示 A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无
文档格式:DOC 文档大小:2.41MB 文档页数:47
第一章 数字电路实验的基本知识 .1 1.1 数字集成电路 .1 1.2 数字实验 . 2 第二章 数字电路实验.7 实验一 常用电子仪器的使用.7 实验二 门电路的逻辑功能测试及功能转换 .9 实验三 SSI 组合逻辑电路的设计 .16 实验四 MSI 组合逻辑电路的设计 .23 实验五 时序逻辑电路的设计 .26 实验六 555 集成定时器及其应用 .29 第三章 数字电路课程设计 .31 课程设计 1:交通灯逻辑控制电路设计 .31 课程设计 2:十翻二运算电路设计 .37 课程设计 3:数字电子钟逻辑电路设计 .42 附录 部分集成电路引脚图.37
文档格式:PPT 文档大小:4.62MB 文档页数:34
1、掌握半加器、全加器、常用算术/逻辑运算单元等运算电路的电路结构及其使用方法; 2、掌握典型的译码器、编码器、数据选择器、数据分配器等信号变换电路的电路结构及其使用方法; 3、了解数字比较器的电路结构及其扩展方法;  第1、2学时:算术运算电路  第3、4学时:信号变换电路  第5、6学时:数值比较器
文档格式:PPT 文档大小:294.5KB 文档页数:1
第1章数字电子技术基础 第2章组合逻辑电路 第3章时序逻辑电路 第4章脉冲信号的产生与整形 第5章数模和模数转换
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PPT 文档大小:7.25MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PPT 文档大小:6.46MB 文档页数:200
第一章VHDL的程序结构和软件操作 1-1 VHDL程序的基本结构 1-2软件操作—Max+plusⅡ的操作 第二章 VHDL语言要素 第三章 VHDL顺序语句 第四章 VHDL并行语句 4.1 并行语句概述 4.2 并行信号赋值语句 4.3 进程语句(process) 4.4 元件例化语句 4.5 生成语句(for-generate) 第五章 组合逻辑电路的设计和分析 5.1 概述 5.2 编码器 5.3 译码器 5.4 简单数字显示系统 5.5 其它 第六章 时序逻辑电路的设计和分析 6.2 触发器 6.3 计数器 6.4 分频器 6.5 寄存器 6.1 概述
文档格式:PDF 文档大小:1.35MB 文档页数:43
7.1 概述 7.2 只读存储器(ROM) 7.3 随机存储器(RAM) 7.4 存储器容量的扩展 7.5 用存储器实现组合逻辑函数
文档格式:PPT 文档大小:187KB 文档页数:25
一、ABEL语言逻辑方程设计法 逻辑方程是ABEL源文件描述逻辑设计 的一种方法。它既可进行组合逻辑设计, 也可进行时序逻辑设计,但有时不如真值 表和状态图逻辑设计简单、易懂 但任何一种逻辑描述方式,经EDA软件 编译后,都会变成逻辑方程的形式
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 330 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有