点击切换搜索课件文库搜索结果(702)
文档格式:PPT 文档大小:230KB 文档页数:7
(1)二进制、十进制和任意进制(按模值) (2)同步、异步(按脉冲) (3)加法、减法和可逆计数器(按逻辑功能)
文档格式:PPT 文档大小:2.93MB 文档页数:63
随着半导体技术的发展在一个半导体芯片上集 成的电子元件数目越来越多,并按集成的电子元件数 目的多少划分为: SSI:10门以下/片,每片含100个元件以下
文档格式:PPT 文档大小:1.67MB 文档页数:52
逻辑(A&F):事物的因果关系,即输入、输出之间变化的因果关系。 逻辑事件(A、F):有且仅有两个相互对立的状态,且必定出现两个状态中的一个
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PPT 文档大小:1.33MB 文档页数:65
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:506KB 文档页数:40
时序电路由组合电路和存储电路组成。其输出不仅取决于当时的输 入,还与过去的状态有关
文档格式:PPT 文档大小:1.14MB 文档页数:30
例一:下图电路中74157是四位二选一,其输 出端的逻辑表达式为Y=E(A D0+AD1 ),7485是 四位数字比较器
文档格式:PPT 文档大小:1.74MB 文档页数:126
解:(1)分析电路结构:该电路是由七个与非门及一 个JKFF组成,且CP下降沿触发,属于米勒电路,输 入信号X1,X2,输出信号Z
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
首页上页2425262728293031下页末页
热门关键字
搜索一下,找到相关课件或文库资源 702 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有