点击切换搜索课件文库搜索结果(345)
文档格式:PDF 文档大小:3MB 文档页数:100
基本原则之一:面积和速度的平衡与互换; 基本原则之二:硬件原则; 基本原则之三:系统原则; 基本原则之四:同步设计原则; 基本设计思想与技巧之一:乒乓操作; 基本设计思想与技巧之二:串并转换; 基本设计思想与技巧之三:流水线操作; 基本设计思想与技巧之四:数据接口的同步方法; 常用模块之一:RAM; 常用模块之二:全局时钟资源与时钟锁相环; 常用模块之三:全局复位/置位信号; 常用模块之四:高速串行收发器。 HDL语言的层次含义; ·Coding Style的含义; ·结构层次化编码; ·模块的划分的技巧; 比较判断语句case和if...else的优先级; 慎用锁存器(Latch); ·使用Pipelining方法优化时序; 模块复用与Resource Sharing; 逻辑复制; 香农扩展; 信号敏感表; 复位逻辑; FSM设计的一般型原则; 用Verilog语言设计FSM的技巧; ·CPLD原理与设计方法
文档格式:PDF 文档大小:891.63KB 文档页数:40
1.叠加定理的验证„„„„„„„„„„„„„„„„„„„„1 2.戴维南定理的验证„„„„„„„„„„„„„„„„„„„3 3.常用电子电子仪器的使用„„„„„„„„„„„„„„„„7 4.一阶电路的响应„„„„„„„„„„„„„„„„„„„„11 5.功率因数的提高„„„„„„„„„„„„„„„„„„„„16 6.三相电路中电压电流的关系„„„„„„„„„„„„„„„19 7.单管电压放大器„„„„„„„„„„„„„„„„„„„„22 8.基本运算电路„„„„„„„„„„„„„„„„„„„„„26 9.组合逻辑电路„„„„„„„„„„„„„„„„„„„„„29 10.时序逻辑电路„„„„„„„„„„„„„„„„„„„„„34
文档格式:PPT 文档大小:1.22MB 文档页数:198
6.0 CPU的功能与组成 6.1 计算机的硬件系统 6.2 控制器的功能与组成 6.2.3. 指令执行过程 6.3 微程序控制计算机的基本工作原理 6.3.1 微程序控制的基本概念 6.3.2 实现微程序控制的基本原理 6.4 微程序设计技术 6.4.1 微指令的编译法(编码译码方法) 6.4.2 微指令流的控制 6.4.3 微指令格式 6.56条指令的微码存在2片 6.4.4 微程序控制存储器和动态微程序设计 6.4.5 微程序设计语言 6.5 硬布线控制的计算机 6.5.1 时序与节拍 6.5.2 操作控制信号的产生 6.5.3 控制器的组成 6.5.4.硬布线控制逻辑设计中的若干问题 6.5.5 硬布线控制与微程序控制的比较 6.6 控制器的控制方式 6.7 流水线工作原理 6.9 计算机的加电及控制过程
文档格式:PDF 文档大小:2.19MB 文档页数:159
第一篇 系统介绍. 1 第一章 系统概述. 1 第二章 通用电路简介. 2 第三章 实验区简介. 7 第二篇 基础型实验. 8 实验一 晶体管开关特性、限幅器与箝位器 . 8 实验二 门电路电参数的测试 . 13 实验三 CMOS 门电路测试 . 24 实验四 门电路逻辑功能及测试 . 28 实验五 组合逻辑电路(半加器全加器及逻辑运算) . 33 实验六 触发器(一)R-S,D,J-K . 38 实验七 触发器(二)三态输出触发器及锁存器 . 43 实验八 时序电路测试及研究 . 47 第三篇 综合型实验. 79 综合实验一 智力竞赛抢答器电路 . 79 综合实验二 电子秒表. 82 综合实验三 2 1 3 位直流数字电压表. 87 附录 CC7107A/D 转换器组成的 2 位直流数字电压表. 93 综合实验四 数字频率计. 96 综合实验五 拔河游戏机. 103 综合实验六 随机存取存储器 2114A 及其应用. 108 第四篇 设计型实验. 120 课题一 8 路抢答器电路设计 . 120 课题二 数字电子钟设计 . 124 课题四 汽车尾灯控制电路 . 137 课题五 篮球竞赛 30s 计时器. 141 第五篇 附录. 144
文档格式:PPT 文档大小:685KB 文档页数:96
第六章 Verilog的数据类型及逻辑系统 • 学习Verilog逻辑值系统 • 学习Verilog中不同类的数据类型 • 理解每种数据类型的用途及用法 • 数据类型说明的语法 第7章 结构描述(structural modeling) • 如何使用Verilog的基本单元(primitives) • 如何构造层次化设计 • 了解Verilog的逻辑强度系统 第8章 延时模型 学习内容: 1. 如何说明块延时 2. 如何说明分布延时 3. 如何说明路径延时 4. 怎样在模块中说明时序检查 5. 标准延时格式SDF(Standard Delay Format) 第九章 编译控制的使用 • 开发商提供的Verilog库 • 用Verilog库仿真 • Verilog源代码加密 • 其它仿真器相关的问题
首页上页2829303132333435
热门关键字
搜索一下,找到相关课件或文库资源 345 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有