点击切换搜索课件文库搜索结果(673)
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:365.5KB 文档页数:64
一、逻辑结构设计的任务 二、概念结构是各种数据模型的共同基础 三、为了能够用某一DBMS实现用户需求,还必须将概念结构进一步转化为相应的数据模型,这正是数据库逻辑结构设计所要完成的任务
文档格式:PPT 文档大小:319KB 文档页数:35
第三章组合逻辑电路的分析与设计 3、1逻辑代数 一、逻辑代数的基本公式
文档格式:PPTX 文档大小:941.76KB 文档页数:22
6.2.1 分析同步时序逻辑电路的一般步骤 6.2.2 同步时序逻辑电路分析举例
文档格式:PPT 文档大小:1.7MB 文档页数:106
一、组合电路的分析方法和设计方法 二、利用数据选择器和译码器进行逻辑设计的方法 三、加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法
文档格式:PPT 文档大小:2.33MB 文档页数:49
逻辑代数是分析和设计数字电路的基本工具。因此首先要了解逻辑代数有什么基本特性,逻辑代数和普通代数又有什么异同之处
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:1.06MB 文档页数:40
2.1 概述 2.2逻辑代数中的运算 2.3逻辑代数的公式 2.4逻辑代数的基本规则
文档格式:PPT 文档大小:2.67MB 文档页数:142
一、门电路、触发器等称为逻辑器件 二、由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 三、由逻辑功能部件组成的能实现复杂功能 的数字电路称数字系统
首页上页3738394041424344下页末页
热门关键字
搜索一下,找到相关课件或文库资源 673 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有