点击切换搜索课件文库搜索结果(500)
文档格式:DOC 文档大小:32KB 文档页数:2
广东海洋大学:《数字电子技术》课程教学资源(授课计划)教案12 4.3 组合逻辑电路的设计方法 4.4 组合逻辑电路中的竞争-冒险现象 5.1 SR 锁存器
文档格式:PPT 文档大小:500KB 文档页数:27
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文档格式:DOC 文档大小:34KB 文档页数:2
广东海洋大学:《数字电子技术》课程教学资源(授课计划)教案19 6.4 同步时序逻辑电路的设计方法 6.5 时序逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:6.27MB 文档页数:113
5.1时序逻辑电路的特点和表示方法 5.2时序电路的分析方法 5.3寄存器 5.4计数器 5.5顺序脉冲发生器 5.6时序电路的设计方法
文档格式:PPT 文档大小:220KB 文档页数:17
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PDF 文档大小:71.9MB 文档页数:171
第 1 章 概述.1 1.1 数字逻辑.1 1.2 Verilog. 2 第 2 章 基本逻辑门.3 2.1 真值表和逻辑表达式.3 2.1.1 三种基本逻辑门.3 2.1.2 四种常用逻辑门.4 2.2 基于乘积和的设计.6 2.3 基于和项积的设计.8 第 3 章 现场可编程门阵列(FPGA). 21 第 4 章 Basys2 原理图. 25 第 5 章 组合逻辑.32 第 6 章 运算电路.83 第 7 章 时序电路. 110 附录 A 代码仿真及设计实现. 161
文档格式:DOC 文档大小:322.5KB 文档页数:23
上一章介绍了组合逻辑电路的分析与设计方法。随着微电子技术的发展,现在许多常 用的组合逻辑电路都有现成的集成模块,不需要我们用门电路设计。本章将介绍编码器 译码器、数据选择器、数值比较器、加法器等常用组合逻辑集成器件,重点分析这些器件 的逻辑功能、实现原理及应用方法
文档格式:PPT 文档大小:2.83MB 文档页数:107
6.1时序逻辑电路的分析与设计方法 6.2计数器 6.3寄存器 6.4顺序脉冲发生器
文档格式:PPT 文档大小:1.06MB 文档页数:40
2.1 概述 2.2逻辑代数中的运算 2.3逻辑代数的公式 2.4逻辑代数的基本规则
首页上页3839404142434445下页末页
热门关键字
搜索一下,找到相关课件或文库资源 500 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有