点击切换搜索课件文库搜索结果(630)
文档格式:PPT 文档大小:878KB 文档页数:20
前面我们的例题,就是采用小规模器件进行设计的 下面我们再举两个例题,进一步熟悉这种设计方法 例7-10设计二一十进制同步计数器(十进制值按 5121码规律设计)
文档格式:PPT 文档大小:2.11MB 文档页数:46
第一节 概述 第二节 可编程阵列逻辑器件(PAL) 第三节 通用阵列逻辑GAL器件 第四节 现场可编程门阵列FPGA
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:3.34MB 文档页数:43
6.2.1 计数器的特点和分类 6.2.2 二进制计数器 6.2.3 十进计数器(8421BCD码) 6.2.4 N进制计数器
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:606.5KB 文档页数:33
N进制计数器是指计数器的状态每经N个计数脉冲循环一 次,即输入N个计数脉冲,计数器给出一个(进位)输出 脉冲。故可作为分频比为N的分频器使用
文档格式:PPT 文档大小:311KB 文档页数:11
我们在这里要解决的问题是: 如何用一个中规模N进制的计数器,实现一个M进 制的计数器(N>M)? 实际上就是一个多余的状态如何取掉的问题。以前 我们曾经讲过一些,有两种方法:清除法和置位法
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
首页上页4041424344454647下页末页
热门关键字
搜索一下,找到相关课件或文库资源 630 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有