点击切换搜索课件文库搜索结果(659)
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
文档格式:PPT 文档大小:500KB 文档页数:27
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PDF 文档大小:913.27KB 文档页数:16
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap4-1 第四章 CMOS单元电路 4.10 动态逻辑电路 Domino
文档格式:PPT 文档大小:1.29MB 文档页数:66
第三章集成门电路与触发器 本章知识要点: 一、半导体器件的开关特性; 二、逻辑门电路的功能、外部特性及使用方法; 三、常用触发器的功能、触发方式与外部工作特性
文档格式:PDF 文档大小:1.62MB 文档页数:21
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap4-1 第四章 CMOS单元电路 基本单元电路 4.8 传输门逻辑电路
文档格式:PPT 文档大小:385.5KB 文档页数:15
一、提高触发器的工作可靠性, 二、增强抗干扰能力
文档格式:PPT 文档大小:147KB 文档页数:8
清华大学:《逻辑设计与数字系统》课程教学资源(PPT课件)减法电路
首页上页4445464748495051下页末页
热门关键字
搜索一下,找到相关课件或文库资源 659 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有