点击切换搜索课件文库搜索结果(619)
文档格式:PPT 文档大小:773.5KB 文档页数:62
3.1 组合逻辑电路的分析方法和设计方法 3.2 编码器 3.3 译码器 3.4 算术运算电路
文档格式:PPT 文档大小:604KB 文档页数:19
组合逻辑电路的分析,就是将电路图上的连接,转化为易于归纳的形式,进而了解电路的功能。分析步骤如下: (1)从输入向输出逐级推导,得到最终的输出表达式 (在这个过程中,有时可以设几个中间变量) (2)表达式化简。 (3)由逻辑表达式列出真值表
文档格式:PPT 文档大小:1.67MB 文档页数:135
2.1组合逻辑电路的分析与设计方法 2.2加法器 2.3数值比较器 2.4编码器 2.5译码器 2.6数据选择器 2.7数据分配器 2.8只读存储器(ROM) 2.9可编程逻辑器件(PLD)
文档格式:PDF 文档大小:2.39MB 文档页数:165
序论 CMOS数字集成电路的优点: 功耗低; 集成度高; 电路简单; 抗干扰能力强; 工作速度正超越典型TTL电路; CMOS数字电路组成: 开关、反相器-基本构件; 组合逻辑电路; 时序逻辑电路;
文档格式:PPT 文档大小:210KB 文档页数:10
1 建立原始状态转移图和原始状态转 移表; 2 化简原始状态转移表; 3 进行状态编码; 4 选择触发器类型,求电路输出方程及各触发器的驱动方程; 5 画逻辑电路图
文档格式:PPTX 文档大小:169.51KB 文档页数:6
4.3.1 产生的竞争冒险的原因 4.3.2 消去竞争冒险的方法
文档格式:PPT 文档大小:2.93MB 文档页数:63
随着半导体技术的发展在一个半导体芯片上集 成的电子元件数目越来越多,并按集成的电子元件数 目的多少划分为: SSI:10门以下/片,每片含100个元件以下
文档格式:PPT 文档大小:6.03MB 文档页数:288
第一章 数制与码制 第二章 逻辑代数基础 第四章 组合逻辑电路 第五章 触发器(Flip — Flop) 第六章 时序逻辑电路 第七章 脉冲信号和变化 第八章 D/A和A/D变换 第九章 半导体存储器 第十章 可编程逻辑器件 第十二章 数字系统设计基础
文档格式:PPT 文档大小:986KB 文档页数:38
前面讨论的组合逻辑电路的分析和设计, 是假定输入输出处于稳定的逻辑电平下进行 的。对于实际电路来说,当所有的输入信号 逻辑电平发生变化的瞬间,电路的输出可能 出现违背稳态下的逻辑关系,尽管这种不希 望有的输出是暂时的,但它仍会导致被控对 象的误动作。为此,组合电路设计完成后要 进行竞争与冒险分析
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
首页上页4647484950515253下页末页
热门关键字
搜索一下,找到相关课件或文库资源 619 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有