点击切换搜索课件文库搜索结果(1041)
文档格式:PPT 文档大小:339.5KB 文档页数:36
工作原理 (1)4脚为复位输入端(R),当R为低电平时,不管其他输入端的状 态如何,输出v为低电平。正常工作时,应将其接高电平。 (2)5脚为电压控制端,当其悬空时,比较器C1和C2的比较电压分别为23Vcc和1/3Vcc (3)2脚为触发输入端,6脚为阈值输入端,两端的电位高低控制比较器C1和C2的输出,从而控制RS触发器,决定输出状态
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:93.5KB 文档页数:17
绪论 数字逻辑电路 1数字信号 (1)数字量:在时间和幅度上不连续变化的物理量。 它们的变化总是发生在一系列离散的瞬间
文档格式:PDF 文档大小:143.86KB 文档页数:5
第7章数据流模型化 本章讲述 Verilog HDL语言中连续赋值的特征。连续赋值用于数据流行为建模:相反,过 程赋值用于(下章的主题)顺序行为建模。组合逻辑电路的行为最好使用连续赋值语句建模
文档格式:PDF 文档大小:35.37KB 文档页数:2
实验一可编程ASIC使用初步 一、实验目的: 1、过本次实验掌握EDA实验箱的使用方法。 2、将给出的数据选择器、数据比较器等程序下载到实验箱中进一步了解实验箱中按键、发光管、数码管的具体使用方法。 3、掌握常用组合逻辑电路的VHDL语言设计方法
文档格式:DOC 文档大小:0.99MB 文档页数:60
目录 第一部分实验基础知识 一.实验的基本过程 二.实验操作规范和故障检查方法 三数字集成电路概述、特点及使用须知 四.数字逻辑电路的测试方法
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PPT 文档大小:680.5KB 文档页数:95
用代数方法来研究数学结构,故又叫代数结构,它将用抽象的方法来研究集合上的关系和运算。 代数的概念和方法已经渗透到计算机科学的许多分支中,它对程序理论,数据结构,编码理论的研究和逻辑电路的设计已具有理论和实践的指导意义。 §1 代数系统的引入 §2 运算及其性质 §3 半群 §4 群与子群 §5 阿贝尔群和循环群 §6* 陪集与拉格朗日定理 §7 同态与同构
文档格式:PPT 文档大小:692KB 文档页数:62
第一节 进位计数制 第二节 数制转换 第三节 带符号数的代码表示 第四节 数的定点表示与浮点表示 第五节 数码和字符的代码表示
文档格式:PPT 文档大小:1.05MB 文档页数:15
什么是序列信号? 序列信号是把一组0、1数码按一定规则顺序排列的串行信 号,可以做同步信号、地址码、数据等,也可以做控制信号。 这一节非常重要,是中规模集成电路的综合运用
首页上页7172737475767778下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1041 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有