点击切换搜索课件文库搜索结果(803)
文档格式:PPT 文档大小:74.5KB 文档页数:4
1、差错控制编码 信道编码就是对数字基带信号进行再编码,以 改善其在信道中传输可靠性的数据编码技术。差错 控制编码就是一种较为重要的信道编码技术, 差错控制编码就是在发送端被传信息码序列的 基础上、按照一定的规则加入若干“监督码元”后 进行传输,这些加入的码元与原来的信层码序列之 间存在着某种确定的约束关系。接收端按照既定的 规则检验信息码元与监督码元之间的关系
文档格式:PDF 文档大小:535.38KB 文档页数:20
§9.1 正交振幅调制(QAM) §9.2 最小移频键控(MSK) §9.3 高斯最小移频键控(GMSK)
文档格式:PPT 文档大小:92.57MB 文档页数:55
内容框架: 张廷金:我国无线电技术开创者 首次人才井喷:二三十年代交大电信 张煦:无线-有线-数字-光纤通信 二次人才井喷:五十年代交大电信 西迁:成都电讯工程学院 重建电子工程系:回归交大传统 交通大学人才成长轨迹
文档格式:PPT 文档大小:1.48MB 文档页数:40
6.18位加法器的设计 1、设计思路 多位加法器的构成方式:并行进位 串行进位 并行进位:速度快、占用资源多 串行进位:速度慢、占用资源少
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:8.69MB 文档页数:347
第一章 绪论 第二章 逻辑代数基础 第三章 逻辑门电路 第四章 集成触发器 第五章 脉冲信号的产生与整形 第六章 组合逻辑电路 第七章 时序逻辑电路 第八章 数模和模数转换器 第九章 半导体存储器
文档格式:PPT 文档大小:598.5KB 文档页数:93
一、交换网络的构成和分类 二、交换单元 1 交换单元的基本概念 2 开关阵列与空间交换单元 3 共享存储器型的交换单元——时间交换单元 4 共享总线型的交换单元——数字交换单元
文档格式:PPT 文档大小:2.76MB 文档页数:121
7.1集成计数器 7.2集成寄存器和移位寄存器 7.3序列信号发生器 7.4以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:2.37MB 文档页数:115
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3常用MSI组合逻辑器件及应用 4.4组合逻辑电路中的竞争与冒险
首页上页7374757677787980下页末页
热门关键字
搜索一下,找到相关课件或文库资源 803 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有