点击切换搜索课件文库搜索结果(902)
文档格式:PPT 文档大小:269KB 文档页数:19
学习要点: • 组合电路的分析方法和设计方法 • 竞争与冒险的检查与消除方法 3.1 组合逻辑电路的分析 3.2 组合逻辑电路的设计 3.3 组合电路中的竞争与冒险
文档格式:PPTX 文档大小:563.79KB 文档页数:44
3.1 概 述 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.4 加 法 器 3.5 数值比较器 3.6 编 码 器 3.7 译 码 器 3.8 数据选择器 3.9 数据分配器 3.10 奇偶检测电路 3.11 用中规模集成电路设计一般组合电路 3.12 组合电路中的竞争冒险
文档格式:DOC 文档大小:2.19MB 文档页数:15
当得到代码形式的状态表后,只要选定确定电路状态的触发器的类型,就可导出各触发器的激励函数和电路的输出函数,将其电路实现便得到时序电路的逻辑图。如首先得到的是符号形式的状态表,需将其进行状态分配,得到符号形式的状态表。 一、确定激励函数(Excitation Function) 二、确定输出函数(Output Function)
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PDF 文档大小:1.23MB 文档页数:23
单稳态与无稳态电路 锁存器与触发器 时序电路分析 计数器与移位寄存器 双稳态元件
文档格式:PPT 文档大小:335.5KB 文档页数:7
组合逻辑电路:当前的输出仅取决于当前的输入,与电 路过去的状态无关。例如各种门电路等。 时序逻辑电路:任一时刻的输出信号不但取决于当时的 输入信号,而且还取决于电路原来的状态,与以前的输入有关
文档格式:PPT 文档大小:860KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部分构成。按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制
文档格式:PPT 文档大小:1.29MB 文档页数:122
第一节 组合电路的分析方法 第二节 组合电路的设计方法 第三节 常用集成组合逻辑电路 第四节 组合逻辑电路的竞争与下险象
文档格式:PPT 文档大小:1.93MB 文档页数:141
第一节 组合电路的分析方法 第二节 组合电路的设计方法 第三节 常用集成组合逻辑电路 第四节 组合逻辑电路的竞争与险象
首页上页7677787980818283下页末页
热门关键字
搜索一下,找到相关课件或文库资源 902 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有