点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:4.72MB 文档页数:43
6.5采用中规模集成器件设计任意进制计数器 6.6采用小规模集成器件设计计数器
文档格式:PPT 文档大小:4.72MB 文档页数:43
6.5采用中规模集成器件设计任意进制计数器 6.6采用小规模集成器件设计计数器
文档格式:PPT 文档大小:971.5KB 文档页数:46
第四章组合逻辑电路 本章知识要点: 一、组合逻辑电路分析和设计的基本方法; 二、组合逻辑电路设计中的几个实际问题; 三、组合逻辑电路中的竞争与险象问题
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:953.5KB 文档页数:30
前面讨论的组合逻辑电路的分析和设计, 是假定输入输出处于稳定的逻辑电平下进行 的。对于实际电路来说,当所有的输入信号 逻辑电平发生变化的瞬间,电路的输出可能 出现违背稳态下的逻辑关系,尽管这种不希 望有的输出是暂时的,但它仍会导致被控对 象的误动作。为此,组合电路设计完成后要 进行竞争与冒险分析
文档格式:PDF 文档大小:4.5MB 文档页数:86
4.1概述 4.2.1 组合逻辑电路的分析方法 4.2 组合逻辑电路的分析方法和设计方法 4.2.2 组合逻辑电路的设计方法 4.3 若干常用组合逻辑电路 4.3.1 编码器 4.3.2 译码器 4.3.3 数据选择器 4.3.4 加法器 4.3.5 数值比较器 4.4 组合逻辑电路中的竞争-冒险现象 4.4.1 竞争-冒险现象及成因 4.4.2检查的竞争-冒险现象方法 4.4.3 消除竞争-冒险现象的方法
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:1.38MB 文档页数:51
数器。这种计数器的设计方法有三种。 ① SSI (用FF和门自行设计)。 ② 用MSI二进制计数器、十进制计数器。 ③ 直接采用MSI任意进制计数器
文档格式:PPT 文档大小:2.97MB 文档页数:92
时序电路:含记忆元件、有反馈、输出与原来状态有关。 介绍基本记忆单元电路触发器,主要内容有电路结构、工作原理和逻辑功能。 介绍时序电路的基本概念、组成结构、逻辑功能,时序电路的分析方法与设计方法。 触发器 时序电路概述 同步时序电路的分析 同步时序电路的设计 异步时序电路
文档格式:PPT 文档大小:1.03MB 文档页数:65
第五章同步时序逻辑电路 本章知识要点: 一、时序逻辑电路的基本概念; 二、同步时序逻辑电路的分析和设计方法; 三、典型同步时序逻辑电路的分析和设计
首页上页7778798081828384下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有