点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:1.3MB 文档页数:49
7.1 概述 7.2 只读存储器( ROM ) 7.3 随机存储器( RAM ) 7.4 存储器容量的扩展 7.5 用存储器实现组合逻辑函数
文档格式:PPT 文档大小:1.47MB 文档页数:45
一、SS组合电路的分析 所谓分析一个给定的逻辑电路,其目的就是确定电路实现的逻辑功能
文档格式:PPT 文档大小:574KB 文档页数:54
学习要点: •熟悉常用ROM的内部结构和使用方法 •熟悉常用RAM的内部结构和使用方法 •掌握存储器容量的扩展方法(字、位) •了解可编程逻辑器件:PLD、PAL、GAL 10.1 半导体存储器 10.1.1 只读存储器(ROM) 10.1.2 随机存储器(RAM) 10.1.3 存储器容量的扩展 10.2 可编程逻辑器件 10.2.1 PLD的电路表示法 10.2.2 可编程阵列逻辑器件PAL 10.2.3 通用阵列逻辑器件GAL
文档格式:PPT 文档大小:2.33MB 文档页数:49
逻辑代数是分析和设计数字电路的基本工具。因此首先要了解逻辑代数有什么基本特性,逻辑代数和普通代数又有什么异同之处
文档格式:PPT 文档大小:1.69MB 文档页数:66
10.1 PLD概述 10.2 PLD的基本结构 10.3 PLD的表示方法 10.4 PLD的分类 10.5 可编程逻辑阵列 PLA 10.6 可编程阵列逻辑 PAL 10.7 通用阵列逻辑 GAL
文档格式:PPT 文档大小:908.5KB 文档页数:72
4.1 概 述 4.2 触发器的电路结构与动作特点 4.3 触发器的逻辑功能及其描述方法 4.4 触发器逻辑功能的转换
文档格式:PPT 文档大小:985.5KB 文档页数:33
用数学方法表示命题陈述的逻辑结构,将形式逻辑归结为代数演算, 称为 “布尔代数”。将布尔代数用于集成电路逻辑门,称为逻辑代数
文档格式:DOC 文档大小:45.5KB 文档页数:2
《数字电子技术》课程教学资源(实验指导)实验二 组合逻辑电路与集成器件
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PPT 文档大小:212KB 文档页数:13
Codes in binary system BCD codes: for decimal digit Gray code: for numbers in binary system; AsCIi code: for characters ey point Use n bits. we can make 2n different words: To make n code-words. you must use logn bits
首页上页8586878889909192下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有