点击切换搜索课件文库搜索结果(990)
文档格式:DOC 文档大小:79.5KB 文档页数:2
1、(9分)已知某城市中有50%的用户订日报,65%的用户订晚报,85% 用户至少这两种报中的一种,问同时订两种报的用户占百分之几。 2、(9分)从4台甲型、5台乙型电脑中任取3台,求其中至少要 有甲型与乙型电脑各一台的概率
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
文档格式:PPT 文档大小:300.5KB 文档页数:29
异步时序逻辑电路的特点及模型 1.同步时序逻辑电路的特点 各触发器的时钟端全部连接在一起,并接在系统时钟端;只有当时钟脉冲到来时,电路的状态才能改变;改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化;状态表中的每个状态都是稳定的
文档格式:PPT 文档大小:3.09MB 文档页数:112
第7章时序逻辑电路 一、概述 二、时序逻辑电路的分析方法 三、演示文稿 四、计数器 五、寄存器和移位寄存器 六、同步时序逻辑电路的设计 七、本章小结
文档格式:PPT 文档大小:2.17MB 文档页数:73
第3章逻辑门电路 一、概述 二、三极管的开关特性 三、TTL集成逻辑门 四、CMOS集成逻辑门 五、集成逻辑门的应用 六、本章小结
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PDF 文档大小:1.12MB 文档页数:48
实验一 拉伸实验 .(1) 附录 实验机的一般介绍 .(6) 实验二 压缩实验 .(9) 实验三 剪切实验 . ( 1 1 ) 实验四 圆轴扭转实验.(1 3) 附录 扭转实验机 . ( 1 7 ) 实验五 金属材料弹性常数 E、μ 的测定.(1 9) 附录 电测法及电阻应变仪 .(23) 实验六 梁的弯曲正应力实验 .(27) 实验七 弯扭组合变形时主应力的测定 .(30) 实验八 冲击实验.(3 5) 附录 数据处理知识.(3 8)
文档格式:PPT 文档大小:2.04MB 文档页数:110
一、微型计算机数字控制的主要特点 二、微机数字控制双闭环直流调速系统的硬件和软件 三、数字测速与滤波 四、数字PI调节器 五、用离散控制系统设计数字控制器
文档格式:PPT 文档大小:276KB 文档页数:25
组合电路:不含记忆元件、无反馈、输出与原来状态无关 触发器能够存储一位二进制信息的基本单元。 触发器特点:
文档格式:PPT 文档大小:964KB 文档页数:122
一、传统的硬件设计方法 二、传统的设计方法是自下而上的设计方法 三、采用通用的元器件 四、后期进行仿真,浪费大,设计周期长 五、主要设计文件是电路原理图,可读性差,文件量大
首页上页8788899091929394下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有