点击切换搜索课件文库搜索结果(972)
文档格式:DOC 文档大小:7.72MB 文档页数:36
4.1编码器 编码:在数字系统里,把某一信号输入变换为某一特定的代码输出,可能是8421码、格雷 码等,但每组代码具有某一特定的含义,就是编码 编码器:具有编码功能的逻辑电路。编码器有若干个输入端,在某一时刻只有一个输入信号 被转换为二进制码
文档格式:DOC 文档大小:190.5KB 文档页数:7
一、是非题(对打“√”,错打“×”。每题2分,共10分) ()1.逻辑函数表达式的化简结果是唯一的。 ()2.多位数加法器可利用半加器通过位数扩展得到。 ()3.下图电路中,图(a)和图(b)的逻辑功能相同
文档格式:PDF 文档大小:1.23MB 文档页数:23
单稳态与无稳态电路 锁存器与触发器 时序电路分析 计数器与移位寄存器 双稳态元件
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:DOC 文档大小:2.52MB 文档页数:27
4.1概述 时序电路的定义: 电路任何一时刻的输出值不仅与该时刻输入变量的取值有关,而且与输入变量的输入序列有关,即与输入变量的历史情况有关,我们称之为时序电路 例:电梯工作过程
文档格式:PDF 文档大小:96.81KB 文档页数:4
2.1 有两个TTL与非门G1和G2,测得它们的关门电平分别为: UOFF1=0.8 V, UOFF2=1.1V;开门电平分别为:UON1=1.9V, UON2=1.5 V。它们的输出高电平和低 电平都相等,试判断何者为优(定量说明)。 2.2 试判断图题2.2所示TTL电路能否按各图要求的逻辑关系正常工作? 若电路的接法有错,则修改电路。 图题 2.2
文档格式:PPT 文档大小:2.54MB 文档页数:136
6.1 时序电路概述 6.2 同步时序逻辑电路的分析 6.3 异步时序电路的分析方法 6.4 同步时序电路的设计方法
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:5.02MB 文档页数:174
4.1 时序电路概述 4.1.1 时序电路的一般形式 4.1.2 时序电路的分类 4.1.3 时序电路的描述方法 4.2 双稳态元件 4.2.1 S-R 锁存器 4.2.2 /S- /R 锁存器 4.2.3 带使能端的S- R 锁存器 4.2.4 D 锁存器 4.2.5 边沿触发D触发器 4.2.6 主从S-R 触发器 4.2.7 主从J-K 触发器 4.2.8 边沿触发J-K 触发器 4.2.9 T 触发器 4.3 同步时序电路的分析方法 4.4 计数器 4.4.1 二进制串行计数器 4.4.2 二进制同步计数器 4.4.3 用跳越的方法实现任意模数的计数器 4.4.4 强置位计数器 4.4.5 预置位计数器 4.4.6 修正式计数器 4.4.7 MSI 计数器及应用 4.5 寄存器 4.5.1 并行寄存器 4.5.2 移位寄存器 4.5.3 MSI寄存器应用举例 4.6 节拍分配器 4.6.1 计数型节拍分配器 4.6.2 移位型节拍分配器 4.6.3 MSI节拍分配器举例
文档格式:PDF 文档大小:2.11MB 文档页数:22
实验一 Quartus II 集成开发环境及 EDA 开发流程 实验二 Verilog 基本逻辑电路设计 实验三 ModelSim 功能仿真 实验四 状态机控制串/并转换&数码静态显示电路设计 实验五 字符液晶显示器驱动控制电路设计
首页上页8990919293949596下页末页
热门关键字
搜索一下,找到相关课件或文库资源 972 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有