第二章习题 2.1有两个TTL与非门G1和G2,测得它们的关门电平分别为:uof1=0.8V, Uoff2=1.1V;开门电平分别为:Uon=1.9VUon=1.5V.它们的输出高电平和低 电平都相等,试判断何者为优(定量说明)。 2.2试判断图题2.2所示TTL电路能否按各图要求的逻辑关系正常工作? 若电路的接法有错,则修改电路。 TTL门 TT或CMOS门 T门 +Ucc 一 & R 200 D Y=AB Y=A+B Y=A+B-C+D (a) (b) (c) TILCMOS门 TIL OC门 t三态门 a-& y B HEN C D B Y=AB Y=AB.CD Y=(BC)( ABC) (d) (e) 图题2.2 2.3已知电路两个输入信号的波形如图题2.3所示,信号的重复频率为 MHz,每个门的平均延迟时间tpd=2ons试画出: (1)不考虑tpd时的输出波形。 (2)考虑tpd时的输出波形
第二章习题 2.1 有两个TTL与非门G1和G2,测得它们的关门电平分别为: UOFF1=0.8 V, UOFF2=1.1V;开门电平分别为:UON1=1.9V, UON2=1.5 V。它们的输出高电平和低 电平都相等,试判断何者为优(定量说明)。 2.2 试判断图题2.2所示TTL电路能否按各图要求的逻辑关系正常工作? 若电路的接法有错,则修改电路。 图题 2.2 2.3 已知电路两个输入信号的波形如图题 2.3 所示, 信号的重复频率为 1MHz, 每个门的平均延迟时间 tpd=20ns。试画出: (1) 不考虑 tpd 时的输出波形。 (2)考虑 tpd 时的输出波形。 & R A B Y 200 Ω ≥1 +UCC R A B Y ≥1 ≥1 A B C D Y TTL门 TTL门 TTL或CMOS门 Y=AB Y=A+B Y=A+B· C+D (a) (b) (c) & & A B Y & & A B C D Y & EN & EN A B A B C Y=AB Y=AB· CD Y=(ABC)·( ABC) (d ) (e) ( f ) TTL或CMOS门 TTL OC门 TTL三态门 Y
口}口 图题2.3 24图题24均为TIL门电路 (1)写出Y1、Y2、Y3、Y4的逻辑表达式 (2)若已知A、B、C的波形,分别画出Y1~Y4的波形。 (b) (c A B EA 图题2.4
图题 2.3 2.4 图题 2.4 均为 TTL 门电路, (1) 写出 Y1、Y2、Y3、Y4 的逻辑表达式。 (2) 若已知 A、B、C 的波形,分别画出 Y1~Y4 的波形。 图题 2.4 & 1 1 1 1 A B o o t t (a) (b) A B Y A C Y1 ≥1 B A C =1 B & 1 EN A C B & EN & EN A B A B C (a) (b) (c) (d ) (e) Y2 Y3 Y4 A B C 1 EN 1 EN
2.5在图题2.5电路中,G1、G2是两个OC门,接成线与形式。每个门在 输出低电平时,允许注入的最大电流为13mA;输出高电平时的漏电流小于250 tUcc A。G3、(4和G5是三个TL与非门,已知TTL与非门的输入短路电流为1.5mA, 输入漏电流小于50μA,UCC=5V,UoH=3.5V,UOL=0.3V。问: RMax、 RLmin 各是多少?RL应该选多大? 26试写出图题26所示电路的逻辑表达式,并用真值表说明这是一个什么 逻辑功能部件。 题2.5 D 图题2.6 27写出图题各电路输出F1-F4的表达式,说明功能
R1 R6 R2 R5 R4 R3 D T1 T2 T3 T4 T5 T6 T7 T8 T9 T10 +UCC UO Y R1 R1 ′ ″ A B UI 2.5 在图题 2.5 电路中,G1、G2 是两个 OC 门,接成线与形式。每个门在 输出低电平时,允许注入的最大电流为 13mA;输出高电平时的漏电流小于 250 μ A。G3、G4 和 G5 是三个 TTL 与非门,已知 TTL 与非门的输入短路电流为 1.5 mA, 输入漏电流小于 50μA,UCC=5V,UOH=3.5 V, UOL=0.3 V。 问:RLmax、RLmin 各是多少?RL 应该选多大? 2 .6 试写出图题 2.6 所示电路的逻辑表达式, 并用真值表说明这是一个什么 逻辑功能部件。 2.7 写出图题各电路输出 F1—F4 的表达式,说明功能。 & & & RL G1 G2 G3 G4 G5 Y +UCC 图题 2.6 图题 2.5
(b) DD 图题2.7 28求图题所示电路的输出逻辑表达式
图题 2.7 2.8 求图题所示电路的输出逻辑表达式