点击切换搜索课件文库搜索结果(28)
文档格式:PPT 文档大小:174.5KB 文档页数:43
简介一一背景 传统数字电路设计方法不适合设计大规模的系 统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路 硬件描述语言(Hardware Description Language,HDL),存在着很大的差异,工程师 一旦选用某种硬件描述语言作为输入工具,就 被束缚在这个硬件设计环境之中。因此,硬件 设计工程师需要一种强大的、标准化的硬件描 述语言,作为可相互交流的设计环境
文档格式:PPT 文档大小:622KB 文档页数:55
7.1 概述 7.2 VHDL语言的基本结构 7.3 VHDL的基本知识 7.4 VHDL的主要描述语句 7.5 子程序、程序包、库和配置 7.6 VHDL程序设计举例
文档格式:PPT 文档大小:1.12MB 文档页数:132
一、硬件描述语言(HDL) 1.VHDL:VHSIC Hardware Description Language; VHSIC : Very High Speed Integrated Circuit;
文档格式:PPT 文档大小:399KB 文档页数:27
VHDL Very high speed integration circuits Hardware Description Language 一种集成电路的硬件描述语言; 用于进行数字集成电路的设计;
文档格式:PDF 文档大小:2.44MB 文档页数:40
一、VHDL程序的宏观结构; 二、实体的基本格式及其在VHDL硬件设计中的应用 三、 构造体的基本格式及其在VHDL硬件设计中的基本功能 四、 库的实用意义及使用方法
文档格式:PDF 文档大小:31.29KB 文档页数:4
实验三序列信号发生器与序列信号检测器的设计 一、实验目的:用VHDL语言实现序列信号发生器和检测器的设计,并对其进行仿真和硬件测试。 二、实验要求: 1、利用VHDL语言设计一个8位任意序列的序列发生器,编译定义引脚并下载到实验箱中进行验证。 2、利用VHDL语言设计一个8位任意序列的序检测器,显示检测值,编译定义引脚并下载到实验箱中进行验证
文档格式:PPT 文档大小:179KB 文档页数:29
全方位硬件描述—从系统到电路 多种描述方式—适应层次化设计 数据类型丰富,语法严格清晰 串行和并行通用,物理过程清楚 与工艺结构无关,可用于各类EDA工具
文档格式:PPT 文档大小:189KB 文档页数:20
它是20世纪80年代初,由美国国防部为其超 高速集成电路 VHS计划提出的硬件描述语言, 它支持硬件的设计、综合、验证和测试。 IEEE于1987年公布了VHDL的标准版本(IEEE STD1076/1987),1993年重新公布了新的标准 (IEEE STD1076-1993)
文档格式:PDF 文档大小:116.31KB 文档页数:6
Very high speed integration circuits HDL 起源: 1985 年,美国国防部提出计划; 1987 年成为 IEEE1076 标准; 1993 年进一步修订完善; 是目前标准化程度最高,适应性最广的 HDL 语言; 特点:
文档格式:PDF 文档大小:556.6KB 文档页数:9
PLD 主要厂商 Altera 公司设计的 EDA 工具,得到广泛应用; 可采用原理图输入和文本输入等多种设计输入方式; 可支持 VHDL、Verilog HDL、AHDL 等多种硬件设计语言; 可进行编辑、编译、仿真、综合、芯片编程等设计全过程操 作; 符合工业标准,能在各类设计平台上运行;
123下页
热门关键字
搜索一下,找到相关课件或文库资源 28 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有