当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

清华大学电子工程系:《微机原理》第八章 总线 8.1 概述 8.2 ISA总线 8.3 PCI总线

资源类别:文库,文档格式:PPT,文档页数:45,文件大小:607KB,团购合买
8.1 概述 8.2 ISA总线 8.3 PCI总线
点击下载完整版文档(PPT)

第八章总线 81概述 82ISA总线 83PCI总线

8.1 概述 8.2 ISA总线 8.3 PCI总线 第八章 总线

81概述 总线的基本概念 总线是计算机中连接各部件的一组公共通信线。 1970年DEC公司PDP1小型计算机首次采用总线技术 总线结构的优点 便于采用模块化结构设计方法,简化系统设计 标准总线得到各厂商的支持,便于开发相互兼容 的硬件板卡和软件 模块结构便于系统的扩充和升级 便于故障诊断和维修

8.1 概述 总线是计算机中连接各部件的一组公共通信线。 总线的基本概念 1970年DEC公司PDP-11小型计算机首次采用总线技术。 总线结构的优点: •便于采用模块化结构设计方法,简化系统设计 •标准总线得到各厂商的支持,便于开发相互兼容 的硬件板卡和软件 •模块结构便于系统的扩充和升级 •便于故障诊断和维修 •…

G总线的基本概念 微型计算机自诞生以来一直采用总线结构 总线速度是微机性能的主要指标之 目前在微型计算机系统中常把总线作为一个独立的 部件看待 微机系统中的ⅣO接口本质上是ⅣO设备与微机系统 总线的接口

总线的基本概念 微型计算机自诞生以来一直采用总线结构 总线速度是微机性能的主要指标之一 目前在微型计算机系统中常把总线作为一个独立的 部件看待 微机系统中的I/O接口本质上是I/O设备与微机系统 总线的接口

G总线的基本概念 按总线传送信息的类别,可以把总线分成控制总线 地址总线和数据总线。 总线也包括电源线和地线。 地址总线 数据总线 控制总线 以 部件 部件 部件

总线的基本概念 按总线传送信息的类别,可以把总线分成控制总线、 地址总线和数据总线。 总线也包括电源线和地线

G总线的基本概念 制总线 控制总线上传送一个部件对另一个部件的控制信号。 在总线上,可以控制其他部件的部件称为总线主控 或主控( bus master),被控部件称为从控(save) 根据不同的使用意义,有的为双向,有的为三态, 有的非三态

总线的基本概念 控制总线 控制总线上传送一个部件对另一个部件的控制信号。 在总线上,可以控制其他部件的部件称为总线主控 或主控(bus master),被控部件称为从控(slave) 根据不同的使用意义,有的为双向, 有的为三态, 有的非三态

G总线的基本概念 地些总繼 地址总线上传送地址信号,总线主控用地址信号 指定其需要访问的部件(如外设、存储器单元)。 总线主控发出地址信号后,总线上的所有部件均 感受到该地址信号,但只有经过译码电路选中的 部件才接收主控的控制信号,并与之通信。 地址总线是单向的,即地址信号只能由总线主控 至从控。地址总线也是三态的,非主控部件不能 驱动地址总线

总线的基本概念 地址总线 地址总线上传送地址信号,总线主控用地址信号 指定其需要访问的部件(如外设、存储器单元)。 总线主控发出地址信号后,总线上的所有部件均 感受到该地址信号,但只有经过译码电路选中的 部件才接收主控的控制信号,并与之通信。 地址总线是单向的,即地址信号只能由总线主控 至从控。地址总线也是三态的,非主控部件不能 驱动地址总线

G总线的基本概念 数据总能 数据总线上传送数据信息,数据总线是双向的, 数据信息可由主控至从控(写),也可由从控至 主控(读)。 数据总线是三态的,未被地址信号选中的部件, 不驱动数据总线(其数据引脚为高阻) 数据总线的根数称为总线的宽度。16位总线,指 其数据总线为16根

总线的基本概念 数据总线 数据总线上传送数据信息,数据总线是双向的, 数据信息可由主控至从控(写),也可由从控至 主控(读)。 数据总线是三态的,未被地址信号选中的部件, 不驱动数据总线(其数据引脚为高阻)。 数据总线的根数称为总线的宽度。16位总线,指 其数据总线为16根

G总线的层次结构 计算机的总线系统由处于计算机系统不同层次上的若 干总线组成:CPU总线、系统总线、局部总线、外部 总线。 CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的 信号连接关系称为CPU总线,包括控制总线、地 址总线和数据总线 CPU总线实现了CPU与主存储器、 Cache、控制 芯片组、以及多个CPU之间的连接,并提供了与 系统总线的接口

总线的层次结构 计算机的总线系统由处于计算机系统不同层次上的若 干总线组成:CPU总线、系统总线、局部总线、外部 总线。 CPU总线 CPU、RAM、ROM、控制芯片组等芯片之间的 信号连接关系称为CPU总线,包括控制总线、地 址总线和数据总线 CPU总线实现了CPU与主存储器、Cache、控制 芯片组、以及多个CPU之间的连接,并提供了与 系统总线的接口

G总线的层次结构 CPU总能 CPU总线针对具体处理器设计,因此没有统一的 规范。 Proceesor Host Bus FCIEuE (3 Or 5w, 3033 MHz Main Second Level Hoet-to-PCI Bridge [DRAM) GPLC 3o+] 53Y, 5 Toletan

总线的层次结构 CPU总线 CPU总线针对具体处理器设计,因此没有统一的 规范

G总线的层次结构 系统总能 系统总线为主机系统与外围设备之间的通信通道。 在主板上,系统总线表现为与扩展插槽相连接的 组逻辑电路和导线,所以系统总线也叫ⅣO通道 总线 系统总线必须有统一的标准,以便按标准设计各 类适配卡 ISA、EISA、MCA、ⅤESA、PCI、AGP

系统总线 系统总线为主机系统与外围设备之间的通信通道。 在主板上,系统总线表现为与扩展插槽相连接的 一组逻辑电路和导线,所以系统总线也叫I/O通道 总线 系统总线必须有统一的标准,以便按标准设计各 类适配卡 ISA、EISA、MCA、VESA、 PCI、AGP 总线的层次结构

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共45页,可试读15页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有