第二章Cs分单片机原理 第二章MCS51单片机原理 11MCS-51单片机的内部组成及信号引脚 128051的内部存储器 1.3并行输入/输出端口结构 14时钟电路与时序 15MCS-5单片机工作方式
第二章 MCS-51单片机原理 第二章 MCS-51单片机原理 1.1 MCS-51单片机的内部组成及信号引脚 1.2 8051的内部存储器 1.3 并行输入/输出端口结构 1.4 时钟电路与时序 1.5 MCS-51单片机工作方式
第二章Cs分单片机原理 1.1MCS-51单片机的内部组成及信号引脚 1.1.18051单片机的基本组成: 计数脉冲输入 TO TI 时钟源 4K ROM 特殊功能 寄存器SFR 定时/ (EPROM) 128字节 计数器 (8031无) RAM T0、TI 5 CPU f 33 并行IO接口 串行 接口 中断系统 PO P1 P2 P3 TXD RXD INTO INTl 中断输入 MCS-51单片机结构框图
第二章 MCS-51单片机原理 1.1 MCS-51单片机的内部组成及信号引脚 1.1.1 8051单片机的基本组成: MCS - 51单片机结构框图
第二章Cs分单片机原理 1.CPU:8位 2.内部RAM:256单元 前128单元:用户使用 后128单元:专用寄存器占用 3.内部ROM:4KB掩膜RO 4.定时器计数器:2×16位。 5.并行O口:4×8位。P0,P1,P2,P3 6.串行口:一个,全双工。 7.中断控制系统:5 外中断:2 定时计数中断:2 串行中断:1个 8.时钟电路:f振荡频率最高为12MHz
第二章 MCS-51单片机原理 1. CPU:8位 2. 内部RAM:256单元 前128 单元:用户使用 后128单元:专用寄存器占用。 3. 内部ROM:4KB掩膜ROM 4. 定时器/计数器:2×16位。 5. 并行I/O口:4×8位。 P0,P1,P2,P3。 6.串行口:一个,全双工。 7. 中断控制系统:5 外中断:2 定时/计数中断:2 串行中断:1个 8.时钟电路:f osc――振荡频率最高为12MHz
第二章Cs分单片机原理 1.1.1MCS-51信号引脚介绍 4OHV l.1 39}P 0.0 38P 1.3 37}P 02 145 36}P 03 1s6 35}P 0.4 1.6 34P 8 33 0.6 RST 32}-P 8051 0.7 RXD、P 3.0 10 8751 31HEA/VPP TXD、P311 8031 30HALE/PROG INTO、P 3.2 12 29H-PSEN NTi、卫 3.3 28P 2.7 T、P 34 27P T1、P 3.5 15 26}-P yR、P 16 25}P 24 RD、P 17 XTAL 18 23}P XTAL 19 22P sS20 21P 20
第二章 MCS-51单片机原理 1.1.1 MCS-51 信号引脚介绍
第二章Cs分单片机原理 1.主电源引脚V和V Ⅴcc(40脚):接+5V电源正端; ss(20脚):接+5V电源地端。 2.外接晶体引脚XTAL1和XTAL2 XTAL1(19脚):接外部石英晶体的一端。在单 片机内部,它是一个反相放大器的输入端,这个放大器 构成了片内振荡器。当用外部时钟时,对于HMOS 单片机,该引脚接地;对于 CHMOS单片机,该引脚作为 外部振荡信号的输入端
第二章 MCS-51单片机原理 1. 主电源引脚Vcc和Vss VCC(40脚): 接+5 V电源正端; VSS(20脚): 接+5 V电源地端。 2. 外接晶体引脚XTAL1和XTAL2 XTAL1(19脚): 接外部石英晶体的一端。 在单 片机内部, 它是一个反相放大器的输入端, 这个放大器 构成了片内振荡器。 当采用外部时钟时, 对于HMOS 单片机, 该引脚接地; 对于CHMOS单片机, 该引脚作为 外部振荡信号的输入端
第二章Cs分单片机原理 XTAL2(18脚):接外部晶体的另一端。在单片机内 部,接至片内振荡器的反相放大器的输出端。当采用 外部时钟时,对于HMOS单片机,该引脚作为外部振荡 信号的输入端;对于 CHMOS芯片,该引脚悬空不接
第二章 MCS-51单片机原理 XTAL2(18脚): 接外部晶体的另一端。 在单片机内 部, 接至片内振荡器的反相放大器的输出端。 当采用 外部时钟时, 对于HMOS单片机, 该引脚作为外部振荡 信号的输入端;对于CHMOS芯片,该引脚悬空不接
第二章Cs分单片机原理 3.控制信号或与其它电源复用引脚 控制信号或与其它电源复用引脚有: RST/VPD、ALE/PROG、PSEN和EAVP等4种 形式。 (1) RST/VPD(9脚):RST即为 RESET,ⅴPD为 备用电源,所以该引脚为单片机的上电复位或掉电保护 端 (2)ALE/PROG30脚):当访间外部存储器时,ALE (允许地址锁存信号)以每机器周期两次的信号输出, 用于锁存出现在P0口的低8位地址
第二章 MCS-51单片机原理 3. 控制信号或与其它电源复用引脚 控制信号或与其它电源复用引脚有: RST/VPD、 、 和 等4种 形式。 (1) RST/VPD(9脚): RST即为RESET, VPD为 备用电源, 所以该引脚为单片机的上电复位或掉电保护 端。 (2) (30脚): 当访问外部存储器时, ALE (允许地址锁存信号)以每机器周期两次的信号输出, 用于锁存出现在P0口的低8位地址。 ALE PROG PSEN / . / EA VPP ALE PROG /
第二章Cs分单片机原理 (3)PSEN(29脚):片外程序存储器读选通信号输 出端,低电平有效。 (4)EA/V(31脚):EA为访问外部程序存储器控制 信号,低电平有效
第二章 MCS-51单片机原理 (3) (29脚): 片外程序存储器读选通信号输 出端, 低电平有效。 (4) (31脚): 为访问外部程序存储器控制 信号, 低电平有效。 PSEN/ EA VPP EA
第二章Cs分单片机原理 4.输入输出(IO)引脚P0口、P1口、P2口及P3口 (1)P0口(39脚~32脚):P0.0~P0.7统称为P0口。 (2)P1口(1脚~8脚):P1.0~P17统称为P1口,可 作为准双向ⅣO接口使用。 (3)P2口(21脚~28脚):P20~P27统称为P2口 般可作为准双向JO接口。 (4)P3口(10脚~17脚):P30~P3.7统称为P3口
第二章 MCS-51单片机原理 4. 输入/输出(I/O)引脚P0口、P1口、 P2口及P3口 (1) P0口(39脚~32脚): P0.0~P0.7统称为P0口。 (2) P1口(1脚~8脚): P1.0~P1.7统称为P1口, 可 作为准双向I/O接口使用。 (3) P2口(21脚~28脚): P2.0~P2.7统称为P2口, 一般可作为准双向I/O接口。 (4) P3口(10脚~17脚): P3.0~P3.7统称为P3口
第二章Cs分单片机原理 1-1P3口线的第二功能 口线|第二功能 信号名称 P3. RXD串行数据接收 P 3.1 TXD串行数据发送 P3.2 iNT外部中断0申请 INT外部中断1申请 PPPP T 定时器/计数器0计数输入 3.5 T 定时器/计数器1计数输入 3.6 WR外部RAM写选通 P3.7 RD外部RAM读选通
第二章 MCS-51单片机原理