当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《电子技术》第23章 存储器和可编程逻辑器件

资源类别:文库,文档格式:PPT,文档页数:47,文件大小:952KB,团购合买
23.1只读存储器 23.2随机存取存储器 23.3可编程逻辑器件
点击下载完整版文档(PPT)

电子技术 第23章存储暴和可躺程逻辑暴件 令令令令令令令令令令令令令◆令令令令令令令令令令令令争令令令 231只读存储器 232随机存取存储器 233可编程逻辑器件 总目章目剥返回上一页下

总目录 章目录 返回 上一页 下一页

电子技术 第23章存储票和可编程逻辑票件” ◆令令令◇令令令令◆令◆◇令令令◆令令令令令令令令令争 本章要求 了解ROM,RAM,PROM, EPROM和ROM 的结构和工作原理及功能的区别。 2.了解常用可编程逻辑器件在实际中的应用。 3.会用可编程逻辑器件构成简单的逻辑函数 总目章目剥返回上一页下

总目录 章目录 返回 上一页 下一页

电子技术 dianzI 半导体存储器分类: 只读存储器(ROM) 按功能 随机存取存储器(RAM) 双极型存储器速度快,功耗大。 按元件{Mos型存储器:速度较慢,功耗小, 集成度高。 总目章目剥返回上一页下

总目录 章目录 返回 上一页 下一页

231只读存储器 电子技术 dianzI 只读存储器(ROM),它存储的信息是固定不变 的。工作时,只能读出信息,不能随时写入信息。 231.1ROM的结构框图 0 地70∠字线(选择线) 表示存 址 存储矩阵 译 储容量 码/ NXM 地址输入器 位线 M-1°° (数据线 读出电路 ●● 存储输出t 图23.1.1ROM的结构框图 总目颦目返回止上一页下一页

总目录 章目录 返回 上一页 下一页

存储矩阵 电子技术 dianzI ROM主要结构 地址译码器 1存储矩阵:由存储单元构成,一个存储单元存储 位二进制数码“1”或“0。存储器是以字为单位进 行存储的。图23.1.1中有N×M个存储单元。 2地址译码器:为了存取的方便,给每组存储单元 以确定的标号,这个标号称为地址。图23.1.1中, W矿~W1称为字单元的地址选择线,简称字线;地址 译码器根据输入的代码从W。~W1条字线中选择一条 字线,确定与地址代码相对应的一组存储单元位置。 被选中的一组存储单元中的各位数码经位线DD1 传送到数据输出端。 总目剥章目录返回上页下一页

总目录 章目录 返回 上一页 下一页

2312ROM的工作原理 电子技术 dianzI O地址译码器 存储矩阵 +U we 存“1 PIw,ike W3 字线区 存“0 0 0 位线 读出电路 地址输入 存储输出 图23.1.2二极管ROM电路 总目剥章目录返回止上一页下

总目录 章目录 返回 上一页 下一页 1 1 A0 A1 字线 位线 读出电路 地址译码器 存储矩阵 存储输出 地址输入 W0 W1 W2 W3 D3 D2 D1 D0 A1 A0 +U A0 A1

2312ROM的工作原理 电子技术 dianzI 1.二极管构成的ROM的工作原理 (1)存储矩阵 图中的存储矩阵有四条字线和四条位线。共有十六 个交叉点,每个交叉点都可看作一个存储单元 交叉点处接有二极管时,相当于存“1”; 交叉点处没有接二极管时,相当于存“0”; 如:字线W与位线有四个交叉点,其中与位线D 和D2交叉处接有二极管。当选中W0(为高电平 字线时,两个二极管导通,使位线D和D2为“1”, 这相当于接有二极管的交叉点存“1 总目剥章目录返回止上一页下

总目录 章目录 返回 上一页 下一页

电子技术 2312ROM的工作原理 dianzI 交叉点处没有接二极管处,相当于存“0; 位线D和D3为“0,这相当于没接有二极管的交 叉点存“0”。 ROM的特点:存储单元存“0还是存“1是在设 计和制造时已确定,不能改变;而且存入信息后, 即使断开电源,所存信息也不会消失,所以ROM 也称固定存储器 (2)地址译码器 图中是一个二极管译码器,两位地址代码A14 可指定四个不同的地址。 总目章目剥返回上一页下

总目录 章目录 返回 上一页 下一页

电子技术 2312ROM的工作原理 dian 四个地址的逻辑式分别为: Wo=AAO WI=AAo W=AA 2 A0 W3=A140 地址译码器是一个“与”逻辑阵列 地址译码器特点 (1)N取一译码:即N条字线中,每次只能选中 条字线。图示电路为四选一译码。 (2)最小项译码:n个地址输入变量A~4最小项 的数目为N=2。图示电路最小项为四个。 总目剥章目录返回止上一页下

总目录 章目录 返回 上一页 下一页 W0  A1A0 W1  A1A0 W2  A1A0 W3  A1A0

电子技术 2312ROM的工作原理 dianzI 0表23.11N取一译码及ROM存储内容 地址码最小项及编号A取一译码存储内容 0 W3W2WI Wop3 D2 D, Do 00A1 m000010101 0010 01000100 10001110 从图23.1中可看出: 地址译码器是一个“与”逻辑阵列 W0=A140W=A140W2=A10W3=A1 总目剥章目录返回止上一页下

总目录 章目录 返回 上一页 下一页 A1 A0 A1 A0 A1 A0 A1 A0 W0  A1A0 W1  A1A0 W2  A1A0 W3  A1A0

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共47页,可试读16页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有