点击切换搜索课件文库搜索结果(126)
文档格式:PPT 文档大小:3.22MB 文档页数:306
第一章 VHDL的程序结构和软件操作 第二章 数据类型与数据对象的定义 第三章 并行赋值语句 第四章 顺序赋值语句 第五章 组合逻辑电路的设计 第六章 时序逻辑电路的设计 第七章 子程序、库和程序包 第八章 CPLD和FPGA的结构与工作原理 第九章 数字钟电路的设计
文档格式:PPT 文档大小:1.33MB 文档页数:65
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:1.11MB 文档页数:40
一、概述 周期性重复出现的一列数码称为序列码。 如:11000,11000,···。在序列码的一个周 期中所包含有的0和1的总数称为序列长度。 也称为循环长度,用M表示。 应用范围:作为数字系统的测试信号,同步 信号及地址码等。在通信、雷达、遥控等领域 内部有广泛的应用。而对于能产生序列码的 电路称为序列码发生器
文档格式:PPT 文档大小:506KB 文档页数:40
时序电路由组合电路和存储电路组成。其输出不仅取决于当时的输 入,还与过去的状态有关
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
文档格式:PPT 文档大小:459KB 文档页数:15
ECL门的优点是速度快,因为它不用饱和态。 另一优点是工作电流平稳,没有动态尖峰。ECL门的缺点是高、低电平太接近(约0.8V) 抗干扰能力差。另一个缺点是功耗较大
文档格式:PPT 文档大小:311KB 文档页数:11
我们在这里要解决的问题是: 如何用一个中规模N进制的计数器,实现一个M进 制的计数器(N>M)? 实际上就是一个多余的状态如何取掉的问题。以前 我们曾经讲过一些,有两种方法:清除法和置位法
文档格式:PPT 文档大小:600KB 文档页数:20
(一)、CMOS反相器工作原理 CMOS电路的结构特点是: 一个N沟道管和一个P沟道管配 G 对使用,即N、P互补(Comp- T lementary)
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:1.31MB 文档页数:46
1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态转移表和状态转移图
首页上页678910111213下页末页
热门关键字
搜索一下,找到相关课件或文库资源 126 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有