点击切换搜索课件文库搜索结果(221)
文档格式:PPT 文档大小:395KB 文档页数:5
7.6.1 设计负反馈放大电路的一般步骤 7.6.2 设计举例
文档格式:PPT 文档大小:833.5KB 文档页数:44
(1)掌握组合逻辑电路的分析方法与设计方法。 (2)根据命题,设计合理的组合逻辑电路。 (3)理解加法器、编码器和译码器的逻辑功能,掌握其分析方法。 10.1 组合逻辑电路分析和设计 10.2 加法器 10.3 编码器与译码器 10.4 选择器与分配器
文档格式:DOC 文档大小:935.5KB 文档页数:28
《模拟电路课程设计》任务书 一、设计课题:OCL或OTL功率放大电路 二、主要技术指标 1、额定输出功率Po≥6W 2、负载阻抗RL=8 3、失真度≤3%
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PDF 文档大小:178.16KB 文档页数:6
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)课堂讨论2
文档格式:PDF 文档大小:145.91KB 文档页数:5
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)课堂讨论4
文档格式:PDF 文档大小:1.72MB 文档页数:39
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap7-1 第七章 MOS存储器 7.1 MOS存储器结构
文档格式:PDF 文档大小:2.58MB 文档页数:42
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap5-2 第五章 数字集成电路基本模块 5.2 加法器
首页上页1415161718192021下页末页
热门关键字
搜索一下,找到相关课件或文库资源 221 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有