点击切换搜索课件文库搜索结果(968)
文档格式:PPT 文档大小:781KB 文档页数:77
5.1 异步时序逻辑电路的特点及模型 5.2 脉冲异步时序逻辑电路 5.3 电平异步时序逻辑电路的分析与设计
文档格式:PPT 文档大小:787.5KB 文档页数:51
2-1典型TTL与非门工作原理 2-2其它类型TTL门电路 2-3ECL集成逻辑门 2-4PL集成逻辑门 2-5mos集成逻辑门 2-6接口问题
文档格式:PPT 文档大小:2.47MB 文档页数:76
本章要求: >掌握组合逻辑电路的基本分析方法和一般设计过程 >掌握常见逻辑模块的功能及其使用 >掌握实际逻辑电路中冒险现象的形成原理及其防止
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:334KB 文档页数:42
第四章组合逻辑模块及其应用 4.1编码器 一编码器的基本概念及工作原理 编码——将特定的逻辑信号编为一组二进制代 码。 能够实现编码功能的逻辑部件称为编码器。 一般而言,N个不同的信号,至少需要n位二进制 数编码
文档格式:PPT 文档大小:874.5KB 文档页数:52
5.1 概述 5.2 时序逻辑电路的分析方法 5.3 若干常用时序逻辑电路 5.3.1 寄存器和移位寄存器
文档格式:PPT 文档大小:501KB 文档页数:30
设计方法与同步时序逻辑电路相似,但如果触发器有时钟控制端的话应将其作为激励来考虑,并注意脉冲异步时序电路对输入脉冲的两个限制条件
文档格式:PPT 文档大小:833.5KB 文档页数:39
3.3 常用组合逻辑电路 编码器 译码器 数据选择器 比较器 加法器 函数发生器
文档格式:PPT 文档大小:2.21MB 文档页数:137
4.1 组合逻辑电路的特点 4.2 组合逻辑函数的分析与设计 4.3 编码器 4.4 译码器 4.5 多路选择器 4.6 二进制并行加法器 4.7 数值比较器 4.8 奇偶校验器 4.9 利用中规模集成电路进行组合电路设计 4.10 组合电路的险象
文档格式:PPT 文档大小:319KB 文档页数:35
第三章组合逻辑电路的分析与设计 3、1逻辑代数 一、逻辑代数的基本公式
首页上页1516171819202122下页末页
热门关键字
搜索一下,找到相关课件或文库资源 968 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有