点击切换搜索课件文库搜索结果(29)
文档格式:DOC 文档大小:1.56MB 文档页数:12
6.1.6 已知某时序电路的状态表如表题 6.1,6 所示,输人为 A,试画出它的状态图。如果 电路的初始状态在 b,输人信号 A 依次是 0、1、0、1、1、1、1,试求其相应的输出
文档格式:PPT 文档大小:3.35MB 文档页数:93
3.1 MOS逻辑门电路 3.2 TTL逻辑门电路 3.3 射极耦合逻辑门电路(自学) 3.4 砷化镓逻辑门电路(自学) 3.5 逻辑描述中的几个问题 3.6 逻辑门电路使用中的几个实际问题 3.7 用VerilogHDL描述逻辑门电路(自学)
文档格式:PPT 文档大小:6.28MB 文档页数:159
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:PPT 文档大小:3.08MB 文档页数:25
1.1 信号 1.2 信号的频谱 1.3 模拟信号和数字信号 1.4 放大电路模型 1.5 放大电路的主要性能指标
文档格式:PDF 文档大小:930.98KB 文档页数:24
1.1 信号 1.2 信号的频谱 1.3 模拟信号和数字信号 1.4 放大电路模型 1.5 放大电路的主要性能指标
文档格式:PPT 文档大小:112KB 文档页数:3
半导体存储器是一种通用型LSI,主要用来存放大量的二值信息,它是数字系统不可缺少的组成部分
文档格式:DOC 文档大小:1.85MB 文档页数:20
6.1引言 定义:存储器是带有存取电路的储存二进信息单元的集合。在计算机中的很多部分广泛应用。 两种主要类型:RAM,ROM RAM(Random memory):随机存储器暂存数据。例:用于处理器内外部的快速 CACHE
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
文档格式:PPT 文档大小:921KB 文档页数:11
1、555定时器电路结构 由比较器C1、C2,基本RS 触发器,集电极开路输出 三极管TD三部分组成
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
上页123下页
热门关键字
搜索一下,找到相关课件或文库资源 29 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有