点击切换搜索课件文库搜索结果(91)
文档格式:PPT 文档大小:58KB 文档页数:1
重点内容 一、正数的十进制、二进制、八进制、十六进制表示,以及它们之间的相互转换 二、符号数的S-M码、补码、反码表示,以及它们之间的相互转换; 带符号数的补码的加减运算
文档格式:PPT 文档大小:1.07MB 文档页数:60
桶式移位器 简单浮点编码器 双优先级编码器 级联比较器 关模比较器
文档格式:PPT 文档大小:2.94MB 文档页数:79
第七章中规模通用集成电路及其应用 集成电路由SSI发展到MSI、LSI和VLSI,使单个芯片 容纳的逻辑功能越来越强。 一般来说,在SSI中仅是基本器件(如逻辑门或触发器) 的集成,在MSI中已是逻辑部件(如译码器、寄存器等)的 集成,而在LSI和VLSI中则是一个数字子系统或整个数字 系统(如微处理器)的集成
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:DOC 文档大小:335.5KB 文档页数:20
计数器的一个很重要的应用是产生定时控 制信号。比如,在产品加工流水生产线上,为 完成产品的加工,就需要在产品加工周期中在 特定的时间向特定的加工设备发出控制信号。 在较复杂的数字系统中,控制单元也需要按规 定的时序和间隔对各逻辑模块发出系列定时控 制信号以使系统调同工作。 可利用环形计数器产生定时信号
文档格式:DOC 文档大小:1.85MB 文档页数:20
6.1引言 定义:存储器是带有存取电路的储存二进信息单元的集合。在计算机中的很多部分广泛应用。 两种主要类型:RAM,ROM RAM(Random memory):随机存储器暂存数据。例:用于处理器内外部的快速 CACHE
文档格式:PPT 文档大小:1.8MB 文档页数:198
6.1 8位加法器的设计 6.2 8位乘法器的设计 6.3 序列检测器的设计 6.4 正负脉宽数控调制信号发生器的设计 6.5 数字频率计的设计 6.6 秒表的设计 6.7 MCS–51单片机与FPGA/CPLD总线接口逻辑设计 6.8 交通灯信号控制器的设计 6.9 语音信箱控制系统的设计 6.10 PID控制器的设计 6.11 空调系统有限状态自动机的设计 6.12 闹钟系统的设计
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:1.1MB 文档页数:249
1《连续与离散控制系统》 2《信号与系统》 3《智能仪器》 4《传感器实验及课程设计》 5《传感器原理及检测技术》 6《电路分析基础》 7《电路与电工实验》 8《电子测量原理》 9《精密仪器设计》 10《控制系统实验》 11《模拟电子技术基础》 12《模拟电子技术实验》 13《嵌入式系统设计基础》 14《嵌入式系统设计基础实验》 15《数字电路实验》 16《数字电路与逻辑设计》 17《微机原理及接口技术 A》 18《微机原理与接口技术 B》 19《微机接口实验》 20《工程光学基础》 21《嵌入式系统设计实践》 22《信号分析与处理实践》 23《可编程器件系统设计实践》 24《测控技术与仪器课题》 25《电子技术综合设计与实践》大纲 26《测控技术与仪器认识实习》 27《毕业设计》 28《调研报告》 29《课程计划外实验项目》 30《创新实验项目/科研项目》 31《中文学术论文》 32《英文学术论文》 33《学科竞赛》 34《工程电磁场》 35《高频电子线路》 36《数字图像处理》 37《计量学》 38《地学仪器》 39《医学仪器》 40《工业测控系统》 41《计算机网络编程》 42《现代通信技术》 43《DSP 技术及应用》 44《电磁兼容技术》 45《虚拟仪器技术》 46《分析仪器》 47《光电检测技术》
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 91 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有