点击切换搜索课件文库搜索结果(11005)
文档格式:DOC 文档大小:633.5KB 文档页数:10
(第一章上参阅教材§1.2.§1.3.§2.1.§2.2.) 运动学研究机械运动的描述方法,也就是讨论机械运动的几何学方面的特性,而不涉及 机械运动变化的原因,即不涉及动力学方面的特性
文档格式:DOC 文档大小:677KB 文档页数:8
5.1.变分问题的欧拉方程: 1.力学第一性原理(力学最高原理):可由它导出全部力学定律的原理或者假设。(好 比几何学中的公理) 什么原理可以作为力学第一性原理? 牛顿运动定律 达朗伯原理F+F-m=0(i=12n) 动力学虚位移原理(是一种微分变分原理,或称动力学虚位移原理或称动力学普 遍方程,在本教材又称达朗贝尔方程;在静力学情况下是虚位移原理,或称虚功 原理。)
文档格式:DOC 文档大小:1.49MB 文档页数:37
1.本章的核心及分析方法 本节将介绍考虑桩与桩侧土共同抵抗外荷载作用时桩身的内力计算,从而解 决桩的强度问题。重点是桩受横轴向力时的内力计算问题。 桩在横轴向荷载作用下桩身的内力和位移计算,国内外学者提出了许多方 法。目前较为普遍的是桩侧土采用文克尔假定,通过求解挠曲微分方程,再结 合力的平衡条件,求出桩各部位的内力和位移,该方法称为弹性地基梁法
文档格式:PPT 文档大小:842.5KB 文档页数:57
像片解析就是用数学分析的方法,研究 被摄物体在航摄像片上的成像规律,像 片上影像与所摄物体之间的数学关系, 从而建立像点与物点的关系式。其目的 是根据像片上的影像,采用解析方法或 者图解的方式,获取被摄物体的空间坐 标或地物的几何图形
文档格式:DOC 文档大小:283.5KB 文档页数:5
一、平面简谐波波动方程 简谐波:如果波源和介质中的各质点都持续地作简谐振动,这种波称为简 谐波。 平面简谐波:波面为平面的简谐波。平面简谐波也称为一维简谐波,其表 达式也称波函数(wave function) 沿+x方向传播的一维简谐波(波速u,振动角频率为),假设媒质无吸收(质 元振幅均为A)
文档格式:PDF 文档大小:3.22MB 文档页数:7
针对传统基于BP神经网络建立的连铸坯质量预测模型训练速度慢、适应能力弱、预测精度低等问题,本文提出一种基于极限学习机的连铸坯质量预测方法,对方大特钢60Si2Mn连铸坯中心疏松和中心偏析缺陷进行预测,并与BP和遗传算法优化BP神经网络预测模型的预测结果进行分析对比.结果表明:BP及GA-BP神经网络预测模型对连铸坯中心疏松和中心偏析缺陷的预测准确率分别为50%、57.5%、70%和72.5%;而基于极限学习机的连铸坯预测模型预测准确率更高,对连铸坯中心疏松和中心偏析缺陷的预测准确率分别为85%和82.5%,且该模型具有极快的运算时间,仅需0.1 s.该模型可对连铸坯质量进行迅速准确地分析,为连铸坯质量预测的在线应用提供了一种新的方法
文档格式:PPT 文档大小:2.02MB 文档页数:49
Green函数方法广泛应用于求解非 齐次非稳态热传导问题。 Green函数方法的要点是,对于给 定的问题,要寻找一个 Green函数 ,该 Green函数的选择与坐标系、 边界条件以及定义域有关
文档格式:PDF 文档大小:962.04KB 文档页数:8
研究了多智能体网络中受集合约束的一致性最优化问题,提出了基于原始–对偶梯度的定步长分布式算法。算法中包括步长在内的参数会影响收敛性,需要先进行收敛分析,再根据收敛条件设置合适的参数。本文首先针对一般的定步长迭代格式,提出一种基于李雅普诺夫函数的收敛分析范式,它类似于一般微分方程关于李雅普诺夫稳定的分析方法。然后,针对所考虑的分布式梯度算法,构造了合适的李雅普诺夫函数,并根据收敛条件得到了算法参数设定范围,避免了繁冗复杂的分析论证。本文提出的理论与方法也为其他类型的分布式算法提供了一个框架性、系统性的论证方法
文档格式:PPT 文档大小:52.5KB 文档页数:17
教学目的: 让学生了解经济法调整原则的基本内涵,掌握经济法调整方式的独特性,熟悉有关经济法基本原则与调整原则的不同观点。 教学重点: (1)经济法调整原则的定位。 (2)经济法调整方式的基本概念
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页384385386387388389390391下页末页
热门关键字
搜索一下,找到相关课件或文库资源 11005 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有