点击切换搜索课件文库搜索结果(701)
文档格式:PDF 文档大小:2.11MB 文档页数:22
实验一 Quartus II 集成开发环境及 EDA 开发流程 实验二 Verilog 基本逻辑电路设计 实验三 ModelSim 功能仿真 实验四 状态机控制串/并转换&数码静态显示电路设计 实验五 字符液晶显示器驱动控制电路设计
文档格式:PPT 文档大小:264KB 文档页数:22
第九章数模与模数转换电路 9.1D/A转换器 一D/A转换器的基本原理 对于有权码,先将每位代码按其权的大小转换成相应的模拟量,然后将这些模拟量相加,即可得到与数字量成正比的总模拟量,从而实现了数字/模拟转换
文档格式:PPT 文档大小:0.99MB 文档页数:58
7-1可编程逻辑器件PLD概述 7-2可编程逻辑器件PLD的基本单元 7-3可编程只读存储PROM和可编程逻辑阵列PLA 7-4可编程逻辑器件PAL和通用逻辑阵列GAL 7-5高密度可编程逻辑器件 HDPLD原理及应用 7-6现场可编程门阵列FPGA 7-7随机存取存储器(SRAM)
文档格式:PDF 文档大小:1.96MB 文档页数:37
组合逻辑电路设计实例 一、简单门电路 二、加法器 三、编码译码器 四、多路处理器
文档格式:PPT 文档大小:3.49MB 文档页数:89
第一节 基本逻辑电路 第二节 双稳态触发器 第三节 脉冲的计数和显示 第四节 数模和模数转换
文档格式:PPTX 文档大小:169.51KB 文档页数:6
4.3.1 产生的竞争冒险的原因 4.3.2 消去竞争冒险的方法
文档格式:PPT 文档大小:1.9MB 文档页数:107
4.1组合逻辑电路的分析与设计方法 4.2加法器 4.3数值比较器 4.4编码器 4.5译码器 4.6数据选择器 4.7数据分配器
文档格式:PPT 文档大小:545.5KB 文档页数:8
第一节组合逻辑电路的分析和设计 第二节加法器和数值比较器 第三节编码器 第四节译码器 第五节数据分配器和数据选择器
文档格式:PPS 文档大小:7.73MB 文档页数:71
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程(无图) 8.8 在系统可编程逻辑器件(ISP-PLD)
文档格式:PPS 文档大小:5.36MB 文档页数:84
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程 8.8 在系统可编程逻辑器件(ISP-PLD)
首页上页4041424344454647下页末页
热门关键字
搜索一下,找到相关课件或文库资源 701 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有