点击切换搜索课件文库搜索结果(962)
文档格式:PPT 文档大小:358.5KB 文档页数:43
一、 英国人布尔创立 二、 代表着一种因果关系,无所谓大小 三、 0和1的基本逻辑,二进制
文档格式:PPT 文档大小:5.58MB 文档页数:76
目的与要求:1、了解PLD的基本特征、分类、每种类型的特点及发展概况;2、掌握PLD的电路表示法;3、理解PLD实现各种逻辑功能电路的基本原理;重点与难点:1、PLD器件实现各种逻辑功能电路的基本原理;2、可编程逻辑器件的设计过程;
文档格式:PPTX 文档大小:514.04KB 文档页数:56
(1)数字电路的基本逻辑单元——门电路,及其对应的逻辑运算与逻辑符号 。 (2)集电极开路门和三态逻辑门。 (3)TTL集成门逻辑功能、外特性和性能参数。 (4)CMOS集成门的逻辑功能、外特性和性能参数。 (5) TTL 与CMOS集成门的接口方法
文档格式:PPT 文档大小:1.4MB 文档页数:97
2.1逻辑代数的三种基本运算 2.2逻辑代数的基本定律和规则 2.3复合逻辑 2.4逻辑函数的两种标准形式 2.5逻辑函数的代数化简法 2.6逻辑函数的卡诺图化简 2.7非完全描述逻辑函数的化简
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:PPT 文档大小:3.66MB 文档页数:57
第六节 逻辑函数的卡诺图化简法 逻辑函数的化简有公式法和图形法等。公式法是利用逻辑代数的公式、定理和规则来对逻辑函数化简,这种方法适用于各种复杂的逻辑函数,但需要熟练地运用公式和定理,且具有一定的运算技巧。图形法就是利用函数的卡诺图来对逻辑函数化简,这种方法简单直观,容易掌握,但变量太多时卡诺图太复杂,图形法已不适用。在对逻辑函数化简时,充分利用随意项可以得到十分简单的结果
文档格式:PPT 文档大小:1.17MB 文档页数:68
本章主要介绍数字电路的基本知识、门电路和常用逻辑电路的工作原理等。 7.1 基本概念 7.2 逻辑代数基础 7.3 逻辑门电路 7.4 组合逻辑电路的分析 7.5 组合逻辑电路的综合
文档格式:PDF 文档大小:1.08MB 文档页数:139
6.1时序逻辑电路的基本概念 Basic Concepts of sequence Logic Circuits 6.2同步时序逻辑电路的分析 Analysis of Synchronous sequence Logic Circuits 6.3同步时序逻辑电路的设计 Design of Synchronous Sequence Logic Circuits 6.4异步时序逻辑电路的分析 Analysis of Asynchronous sequence Logic Circuits 6.5典型时序逻辑集成电路
文档格式:PDF 文档大小:731.24KB 文档页数:77
第二章逻辑代数基础 2.1概述 2.2逻辑代数中的三种基本运算 2.3逻辑代数的基本公式和常用公式 2.4逻辑代数的基本定理 2.5逻辑函数及其表示方法 2.6逻辑函数的化简方法 2.7具有无关项的逻辑函数及其化简
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
首页上页4142434445464748下页末页
热门关键字
搜索一下,找到相关课件或文库资源 962 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有