点击切换搜索课件文库搜索结果(693)
文档格式:PPT 文档大小:1.28MB 文档页数:56
8.1概述 8.2 555定时器及其应用 8.3集成单稳态触发器 8.4集成逻辑门构成的脉冲电路
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:1.48MB 文档页数:48
4.1 概述 4.2 组合逻辑电路的分析与设计方法 4.3 常用组合逻辑电路部件 4.4 组合逻辑电路中的竞争-冒险
文档格式:PPTX 文档大小:563.79KB 文档页数:44
3.1 概 述 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.4 加 法 器 3.5 数值比较器 3.6 编 码 器 3.7 译 码 器 3.8 数据选择器 3.9 数据分配器 3.10 奇偶检测电路 3.11 用中规模集成电路设计一般组合电路 3.12 组合电路中的竞争冒险
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PPT 文档大小:452KB 文档页数:22
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:DOC 文档大小:335.5KB 文档页数:20
计数器的一个很重要的应用是产生定时控 制信号。比如,在产品加工流水生产线上,为 完成产品的加工,就需要在产品加工周期中在 特定的时间向特定的加工设备发出控制信号。 在较复杂的数字系统中,控制单元也需要按规 定的时序和间隔对各逻辑模块发出系列定时控 制信号以使系统调同工作。 可利用环形计数器产生定时信号
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
文档格式:PPS 文档大小:9.25MB 文档页数:148
21.1数字电路概述 21.2晶体管的开关特性 21.3分立元件门电路 21.4TTL门电路
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
首页上页4647484950515253下页末页
热门关键字
搜索一下,找到相关课件或文库资源 693 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有