点击切换搜索课件文库搜索结果(962)
文档格式:PPT 文档大小:248KB 文档页数:21
数字电路主要内容 1.分析:已知逻辑电路,分析其 2.逻辑功能(包括画波形图) 3.组合逻辑电路设计:给定逻辑功能,设计最 简逻辑电路 CP电平触发
文档格式:PDF 文档大小:1.99MB 文档页数:75
实验一 基本数字电路. 1-1 实验二 简单时序电路. 2-1 实验三 计数器. 3-1 实验四 555 时基电路及其应用. 4-1 选作部分.X-1 实验五 TTL、HC 和 HCT 器件的参数测试. X-1 实验六 数据选择器和译码器. X-4 实验七 全加器构成及测试. X-6 实验八 组合逻辑中的冒险现象. X-8 实验九 四相时钟分配器. X-10 实验十 A/D 转换器实验.X-12 实验十一 D/A 转换器实验. X-15 4、综合性实验.X-18 实验十二 多路智力竞赛抢答器设计. X-18 实验十三 数字钟电路设计. X-20
文档格式:PDF 文档大小:1.62MB 文档页数:34
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap4-1 第四章 CMOS单元电路 静态CMOS逻辑电路 4.6 复杂逻辑门的分析
文档格式:PDF 文档大小:1.06MB 文档页数:24
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap4-1 第四章 CMOS单元电路 静态CMOS逻辑电路 4.5 复杂逻辑门
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文档格式:PPT 文档大小:1.23MB 文档页数:62
1 概述 2 组合逻辑电路的分析方法和设计方法 3 常用的组合逻辑电路 4 组合逻辑电路中的竞争——冒险现象
文档格式:PPT 文档大小:737.5KB 文档页数:27
• 逻辑代数=布尔代数=开关代数 解决逻辑问题的理论方法 ,与布尔、香农有关 • 主要内容 基本逻辑关系:与、或、非及其组合 逻辑函数的表示方法:函数式 真值表 卡诺图 逻辑图 逻辑函数的化简方法:代数法和卡诺图法
文档格式:PDF 文档大小:270.08KB 文档页数:19
1.门电路:逻辑门电路是指能够实现各种基本逻辑关系的电路, 简称“门 电路”或逻辑元件。最基本的门电路是与门、或门和非门。 2.在逻辑电路中, 逻辑事件的是与否用电路电平的高、低来表示。 若用1 代表低电平、0代表高电平,则称为正逻辑。相反为负逻辑
文档格式:PPT 文档大小:361.5KB 文档页数:31
一、二极管“与门”电路 二、二极管“或门”电路 三、“非”门电路(反相器)
文档格式:PPT 文档大小:2.16MB 文档页数:81
本章学习重点在TTL和CMOS集成电路的外部特性,主要有两个方面:一是输入与输出之间的逻辑功能;二是外部电气特性及其主要参数。 第一节 标准TTL与非门 第二节 其它类型TTL门电路 第三节 ECL逻辑门电路 第四节 I2L逻辑门电路 第五节 NMOS逻辑门电路 第六节 CMOS逻辑门电路 第七节 逻辑门的接口电路
首页上页4647484950515253下页末页
热门关键字
搜索一下,找到相关课件或文库资源 962 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有