点击切换搜索课件文库搜索结果(804)
文档格式:PPT 文档大小:1.03MB 文档页数:52
一、把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 二、译码器就是把一种代码转换为另一种代码的电路
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:1.33MB 文档页数:34
基本的逻辑关系是与或非,一个复杂的逻辑函数是 由这些基本关系组合而成的。 基本的逻辑门是与或非门,一个复杂的逻辑电路是 由这些基本逻辑门连接成的。 门电路是逻辑关系的基本硬件单元。按制作工艺的 不同,可分为双极型逻辑门和MOS型逻辑门
文档格式:DOC 文档大小:0.99MB 文档页数:60
目录 第一部分实验基础知识 一.实验的基本过程 二.实验操作规范和故障检查方法 三数字集成电路概述、特点及使用须知 四.数字逻辑电路的测试方法
文档格式:PPT 文档大小:1.74MB 文档页数:126
解:(1)分析电路结构:该电路是由七个与非门及一 个JKFF组成,且CP下降沿触发,属于米勒电路,输 入信号X1,X2,输出信号Z
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
首页上页5051525354555657下页末页
热门关键字
搜索一下,找到相关课件或文库资源 804 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有