点击切换搜索课件文库搜索结果(644)
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:2.89MB 文档页数:78
组合逻辑门电路在教材中所讲的内容比较简单,其解题的过程不太明确,但在实际的分析中题型多种多样,其难度也远远超过了教材的难度。本章逻辑函数几种表达形式之间的相互转化是逻辑电路分析的重点;逻辑电路功能的表述逻辑电路分析的难点。 ❖ 4.1 概述 ❖ 4.2 组合逻辑电路的分析与设计 ❖ 4.3 常用组合逻辑电路 ❖ 4.4 用PLD实现组合电路 ❖ 4.5 组合逻辑电路的竞争与冒险
文档格式:PPT 文档大小:1.51MB 文档页数:68
一、组合逻辑电路某一时刻的输出只取决于此时刻的输入。 二、时序逻辑电路某一时刻的稳定输出不仅取决于当时的输入,还取决于过去的输入(历史状态)。 三、因此记忆元件(Memory Devices)是时序逻辑电路的基本元件
文档格式:PPT 文档大小:620.5KB 文档页数:38
11-1数字系统设计概述 11-2ASM图、MDS图以及ASM图至MDS图的转换 11-3数字密码引爆器系统设计 11-4数字系统设计实例
文档格式:PPT 文档大小:247KB 文档页数:6
清华大学:《逻辑设计与数字系统》课程教学资源(PPT课件)第五章 集成逻辑电路(5-3-2)可编阵列逻辑
文档格式:PPT 文档大小:832KB 文档页数:23
广东海洋大学:《数字电子技术》课程教学资源(PPT课件)6.4.1 简单同步时序逻辑电路的设计 6.4.2 复杂时序逻辑电路的设计 6.5 时序逻辑电路中的竞争—冒险现象
文档格式:PPS 文档大小:7.73MB 文档页数:71
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程(无图) 8.8 在系统可编程逻辑器件(ISP-PLD)
文档格式:PPS 文档大小:5.36MB 文档页数:84
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程 8.8 在系统可编程逻辑器件(ISP-PLD)
文档格式:PPTX 文档大小:569.16KB 文档页数:22
4.5.1 PLD的结构、表示方法及分类 4.5.2 组合逻辑电路的PLD实现
文档格式:DOC 文档大小:33.5KB 文档页数:2
广东海洋大学:《数字电子技术》课程教学资源(授课计划)教案15 6.1 时序逻辑电路的特点和逻辑功能的描述 6.2 时序逻辑电路的分析方法
首页上页5455565758596061下页末页
热门关键字
搜索一下,找到相关课件或文库资源 644 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有