点击切换搜索课件文库搜索结果(85)
文档格式:PDF 文档大小:1.08MB 文档页数:139
6.1时序逻辑电路的基本概念 Basic Concepts of sequence Logic Circuits 6.2同步时序逻辑电路的分析 Analysis of Synchronous sequence Logic Circuits 6.3同步时序逻辑电路的设计 Design of Synchronous Sequence Logic Circuits 6.4异步时序逻辑电路的分析 Analysis of Asynchronous sequence Logic Circuits 6.5典型时序逻辑集成电路
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:757KB 文档页数:29
6.3同步时序逻辑电路的设计 注:只要求用门电路和触发器设计同步时序逻辑电路 6.3.1一般设计步骤(分析的逆过程) 1、画出原始状态图确定电路的输入、输出变量,以及电路应当包括的状态个数,状态转换 2、状态图化简合并等价状态等价状态:输入相同的情况下→输出相同、次态也相同
文档格式:PPT 文档大小:300KB 文档页数:31
6.1 时序逻辑电路的特点和描述方法 6.2 同步时序逻辑电路的分析
文档格式:PPT 文档大小:4.37MB 文档页数:87
5.1 时序逻辑电路概述 5.2 同步时序逻辑电路的分析 5.3 同步时序逻辑电路的设计 5.4 异步时序逻辑电路 5.5 计数器 5.6 寄存器
文档格式:PPT 文档大小:1.97MB 文档页数:67
本章讨论几种常用的时序模块,如计数器、寄存器、移位寄存器以及由它们组成的序列信号发生器等。 计数器可分为同步、异步两种;同步计数器的工作频率高,异步计数器电路简单。 移位寄存器分为左移、右移及双向。 第一节 计数器 一、四位二进制同步计数器 二、四位二进制可逆计数器 三、中规模异步计数器 第二节 寄存器 第三节 序列码发生器 第四节 序列码发生器 一、反馈型序列码发生器 二、计数器型序列码发生器 第五节 时序模块的应用
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:6.8MB 文档页数:59
一、同步计数器的分析与设计 1、M=2的同步计数器的分析与设计减法计数 (1)、同步二进制加法计数器
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
首页上页23456789下页末页
热门关键字
搜索一下,找到相关课件或文库资源 85 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有